ZHCSML6B February 2020 – August 2021 DRV8220
PRODUCTION DATA
DRV8220 支持低功耗睡眠模式,以在驅(qū)動(dòng)器未工作時(shí)減少 VM 的電流消耗。在低功耗睡眠模式下,器件消耗的電流最少,由 IVMQ 表示。在 DSG 封裝中有兩種方法可以進(jìn)入低功耗睡眠模式:自動(dòng)睡眠和使用 nSLEEP 引腳。表 8-8 介紹了如何進(jìn)入低功耗睡眠模式。DRL 封裝型號(hào)僅支持自動(dòng)睡眠模式。
| 型號(hào) | 輸入引腳狀態(tài) | OUT1 | OUT2 | 說(shuō)明 |
|---|---|---|---|---|
| DRL | IN1 = IN2 = 0 | 高阻態(tài) | 高阻態(tài) | PWM 接口自動(dòng)睡眠:進(jìn)入該狀態(tài)后,輸出將被禁用。器件將保持工作模式 tSLEEP 時(shí)間,然后進(jìn)入低功耗模式。 |
| DSG | MODE = 0,IN1 = IN2 = 0 | 高阻態(tài) | 高阻態(tài) | |
| MODE = 1,EN = 0 | L → 高阻態(tài) | L → 高阻態(tài) | PH/EN 接口自動(dòng)睡眠:進(jìn)入該狀態(tài)后,通過(guò)接通低側(cè) FET,兩個(gè)輸出都進(jìn)入制動(dòng)模式。器件將保持此狀態(tài) tSLEEP 時(shí)間,然后進(jìn)入低功耗模式。處于低功耗模式后,輸出將被禁用。 | |
| nSLEEP = 0 | 高阻態(tài) | 高阻態(tài) | 睡眠引腳:當(dāng) nSLEEP 引腳變?yōu)榈碗娖綍r(shí),輸出被禁用,且器件立即進(jìn)入低功耗睡眠模式。 |
當(dāng)輸入引腳轉(zhuǎn)為表 8-8 中所述狀態(tài)之外的其他狀態(tài)時(shí),器件將返回運(yùn)行模式。要將器件從自動(dòng)睡眠模式喚醒,INx 引腳或 EN 引腳(取決于 MODE 狀態(tài)和封裝型號(hào))必須設(shè)置為高電平超過(guò) tWAKE 時(shí)間,然后才能接收 PWM 輸入信號(hào)。使用 nSLEEP 引腳時(shí),nSLEEP 必須設(shè)置為高電平超過(guò) tWAKE 時(shí)間且 INx 或 EN 引腳不得處于自動(dòng)睡眠狀態(tài)。
在 DSG 封裝中,TI 建議在 PWM 或 PH/EN 接口模式下使用自動(dòng)睡眠時(shí)將 nSLEEP 引腳連接到邏輯電源軌。對(duì)于微控制器控制 nSLEEP 的應(yīng)用,設(shè)計(jì)人員必須確保在 VM > VUVLO 時(shí) nSLEEP 不懸空。這可能會(huì)導(dǎo)致意外輸出,具體取決于 MODE、IN1/PH 和 IN2/EN 引腳的狀態(tài)。如果系統(tǒng)中可能出現(xiàn)這種情況,TI 建議在 nSLEEP 上使用 100kΩ 下拉電阻。