ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
ADC168M102R-SEP 包含兩個(gè)根據(jù)逐次逼近寄存器 (SAR) 原理運(yùn)行的 16 位模數(shù)轉(zhuǎn)換器 (ADC)。兩個(gè) ADC 同時(shí)進(jìn)行采樣和轉(zhuǎn)換。轉(zhuǎn)換時(shí)間可低至 875ns。加上 100ns 的采集時(shí)間、25ns 的傳播延遲和 CONVST 脈沖生成裕度,可得到 1MSPS 的最大轉(zhuǎn)換速率。
每個(gè) ADC 都具有一個(gè)全差分 2:1 多路復(fù)用器前端。在許多常見應(yīng)用場景中,所有負(fù)輸入信號都保持相同的恒定電壓(例如 2.5V)。對于這些應(yīng)用場景,請?jiān)趥尾罘?4:1 模式下使用多路復(fù)用器。在該模式下,CMx 引腳用作共模引腳,所有四個(gè)模擬輸入端以相應(yīng)的 CMx 引腳為基準(zhǔn)。
ADC168M102R-SEP 包含一個(gè) 2.5V 內(nèi)部基準(zhǔn)。該基準(zhǔn)驅(qū)動兩個(gè)可獨(dú)立編程的 10 位數(shù)模轉(zhuǎn)換器 (DAC)。因此,可以通過內(nèi)部 REFDACx 寄存器以 2.44mV 的步長調(diào)整每個(gè) REFIOx 引腳上的電壓。低噪聲單位增益運(yùn)算放大器可緩沖每個(gè) DAC 輸出端并驅(qū)動 REFIOx 引腳。