ZHCSXJ6B December 2024 – June 2025 ADC3568 , ADC3569
PRODUCTION DATA
ADC3568 和 ADC3569 提供了多達四個數(shù)字下變頻器,如圖 8-21 所示。使用交叉點開關時進行 SPI 寄存器寫入,可以連接四個 DDC 中的任何一個。在單頻帶模式 (1 DDC) 下,支持的抽取為 /2 到 /32768。在 4 DDC 模式下,可能的最低抽取為 /8,如表 8-5 所示。該器件支持實數(shù)抽?。▋H限單頻帶)和復數(shù)抽取。在實數(shù)抽取中,通帶約為 40%,而在復數(shù)抽取中,通帶約為 80%,如表 8-6 所示。
| DDC 數(shù)量 | 最小抽取率 | 最大抽取率 |
|---|---|---|
| 1 | /2 | /32768 |
| 2 | /4 | /32768 |
| 4 | /8 | /32768 |
| 抽取因子(復數(shù)) | 每個 DDC 的復數(shù)輸出帶寬 | 每個 DDC 的實數(shù)輸出帶寬 |
|---|---|---|
| N | 0.8 x FS / N | 0.4 x FS / N |
抽取通過設置 <COMMON DECIMATION> SPI 寄存器(0x169,D3-D0)來啟用。默認情況下,該寄存器為“實數(shù)”抽取?!皬蛿?shù)”抽取通過寄存器<COMPLEX EN>(0x162,D2)啟用。