ZHCSXG6B November 2024 – January 2025 DRV81004-Q1
PRODUCTION DATA
在未設(shè)置跛行回家條件且需要驅(qū)動(dòng)部分或全部負(fù)載時(shí),工作模式是 DRV81004-Q1 的正常運(yùn)行模式。VDD 和 VM 的電壓電平會(huì)影響行為,如節(jié) 6.3.2 所述。器件電流消耗由 IVDD_ACT 和 IVM_ACT指定(整個(gè)器件為 IACT)。
當(dāng) nSLEEP 引腳設(shè)置為邏輯高電平且一個(gè)輸入引腳設(shè)置為邏輯高電平或一個(gè) ENx 位設(shè)置為 1b 時(shí),器件進(jìn)入工作模式。
如果 ACT 位設(shè)置為 0b,則當(dāng)所有輸入引腳設(shè)置為邏輯低電平且 ENx 位設(shè)置為 0b 時(shí),器件將返回空閑模式。
如果 ACT 設(shè)置為 1b,則無(wú)論輸入引腳和 ENx 位的狀態(tài)為何,器件均將保持在工作模式。
如果所有輸入引腳均設(shè)置為邏輯低電平,則 VDD 電源上的欠壓情況會(huì)使器件進(jìn)入空閑模式。
即使寄存器 MAP0 和 MAP1 均設(shè)置為 00H,但一個(gè)輸入引腳 INx 設(shè)置為邏輯高電平,器件也將進(jìn)入工作模式。