ZHCSZB1K November 1979 – December 2025 NE5532 , NE5532A , SA5532 , SA5532A
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
圖 7-1 中的電路使用兩個(gè)放大器和基準(zhǔn)電壓 VREF,接受單端輸入信號(hào) VIN,并生成兩個(gè)輸出信號(hào) VOUT+ 和 VOUT–。VOUT+ 是第一個(gè)放大器的輸出,并且是輸入信號(hào) VIN 方程式 1 的緩沖版本。VOUT– 是第二個(gè)放大器的輸出,該放大器使用 VREF 將失調(diào)電壓添加至 VIN 和反饋以添加反相增益。VOUT– 的傳遞函數(shù)如方程式 2 所示。

差分輸出信號(hào) (VDIFF) 是兩個(gè)單端輸出信號(hào)(VOUT+ 和 VOUT–)之差。方程式 3 顯示了 VDIFF 的傳遞函數(shù)。通過(guò)應(yīng)用 R1 = R2 和 R3 = R4 兩種條件,傳遞函數(shù)簡(jiǎn)化為 方程式 6。使用此配置,最大輸入信號(hào)等于基準(zhǔn)電壓,每個(gè)放大器的最大輸出等于 VREF。差分輸出范圍為 2 × VREF。此外,共模電壓為 VREF 的一半(請(qǐng)參閱 方程式 7)。

