ZHCSYW5A September 2025 – December 2025 TCAN843-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 參數(shù) | 測(cè)試條件 | 最小值 | 典型值 | 最大值 | 單位 | |||
|---|---|---|---|---|---|---|---|---|
| 驅(qū)動(dòng)器特性 | ||||||||
| tpHR | 傳播延遲時(shí)間,TXD 高電平到驅(qū)動(dòng)器隱性 | RL = 60Ω,CL = 100pF,RCM = 開路 | 90 | ns | ||||
| tpLD | 傳播延遲時(shí)間,TXD 低電平到驅(qū)動(dòng)器顯性 | 75 | ns | |||||
| tsk(p) | 脈沖偏斜 (|tpHR - tpLD|) | 25 | ns | |||||
| tR | 差分輸出信號(hào)上升時(shí)間 | 45 | ns | |||||
| tF | 差分輸出信號(hào)下降時(shí)間 | 45 | ns | |||||
| tTXDDTO | 顯性超時(shí) | TXD = 0V,RL = 60Ω,CL = 開路 | 1.2 | 3.8 | ms | |||
| 接收器特性 | ||||||||
| tpRH | 傳播延遲時(shí)間,總線隱性輸入到 RXD 高電平 | CL(RXD) = 15pF | 65 | ns | ||||
| tpDL | 傳播延遲時(shí)間,總線顯性輸入到 RXD 低電平輸出 | 60 | ns | |||||
| tR | 輸出信號(hào)上升時(shí)間 (RXD) | 10 | ns | |||||
| tF | 輸出信號(hào)下降時(shí)間 (RXD) | 10 | ns | |||||
| tBUSDOM | 顯性超時(shí) | RL = 60Ω,CL = 開路 | 1.2 | 3.8 | ms | |||
| CAN FD 特性 | ||||||||
| tΔBIT(BUS)(1) | tBIT(TXD) = 500ns 時(shí) CAN 總線輸出引腳上的發(fā)送隱性位寬時(shí)間差 | RL = 60Ω,CL = 100pF,CL_RXD = 15pF tΔBit(BUS) = tBIT(BUS) -tBIT(TXD) |
-65 | 30 | ns | |||
| tΔBIT(BUS)(1) | tBIT(TXD) = 200ns 時(shí) CAN 總線輸出引腳上的發(fā)送隱性位寬時(shí)間差 | RL = 60Ω,CL = 100pF,CL_RXD = 15pF tΔBit(BUS) = tBIT(BUS) -tBIT(TXD) |
-45 | 10 | ns | |||
| tΔBIT(RXD)(1) | tBIT(TXD) = 500ns 時(shí) RXD 輸出引腳上的接收隱性位寬時(shí)間差 | RL = 60Ω,C2 = 100pF,CL_RXD = 15pF tΔBit(RXD) = tBIT(RXD) -tBIT(TXD) |
-100 | 50 | ns | |||
| tΔBIT(RXD)(1) | tBIT(TXD) = 200ns 時(shí) RXD 輸出引腳上的接收隱性位寬時(shí)間差 | RL = 60Ω,C2 = 100pF,CL_RXD = 15pF tΔBit(RXD) = tBIT(RXD) -tBIT(TXD) |
-80 | 20 | ns | |||
| tΔREC(1) | tBIT(TXD) = 500ns 時(shí)的接收器時(shí)序?qū)ΨQ性 | RL = 60Ω,C2 = 100pF,CL_RXD = 15pF ΔtREC = tBIT(RXD) - tBIT(BUS) |
-65 | 40 | ns | |||
| tBIT(TXD) = 200ns 時(shí)的接收器時(shí)序?qū)ΨQ性 | RL = 60Ω,C2 = 100pF,CL_RXD = 15pF ΔtREC = tBIT(RXD) - tBIT(BUS) |
-45 | 15 | ns | ||||