ZHCSY16 March 2025 TUSB1044A
PRODUCTION DATA
| 最小值 | 標(biāo)稱值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|
| I2C 時(shí)序 | |||||
| fSCL | I2C 時(shí)鐘頻率 | 1 | MHz | ||
| tBUF | 啟動(dòng)條件和停止條件之間的總線空閑時(shí)間 | 0.5 | μs | ||
| tHDSTA | 重復(fù)啟動(dòng)條件后的保持時(shí)間。在這段時(shí)間后,第一個(gè)時(shí)鐘脈沖被生成。 | 0.26 | μs | ||
| tLOW | I2C 時(shí)鐘的低電平周期 | 0.5 | μs | ||
| tHIGH | I2C 時(shí)鐘的高電平周期 | 0.26 | μs | ||
| tSUSTA | 重復(fù) START 條件的建立時(shí)間 | 0.26 | μs | ||
| tHDDAT | 數(shù)據(jù)保持時(shí)間 | 0 | μs | ||
| tSUDAT | 數(shù)據(jù)建立時(shí)間 | 50 | ns | ||
| tR | SDA 和 SCL 信號(hào)的上升時(shí)間 | 120 | ns | ||
| tF | SDA 和 SCL 信號(hào)的下降時(shí)間 | 20 × (VI2C/5.5V) | 120 | ns | |
| tSUSTO | STOP 條件的建立時(shí)間 | 0.26 | μs | ||
| CBUS | 每個(gè)總線的容性負(fù)載 | 100 | pF | ||
| HPDIN 和 CTL1 | |||||
| tCTL1_DEBOUNCE | 從 H 切換到 L 時(shí)的 CTL1 和 HPDIN 去抖時(shí)間。如果低電平大于最小值,則禁用 DP 通道。 | 2.5 | ms | ||
| USB3.1 和 DisplayPort 模式轉(zhuǎn)換要求 GPIO 模式 | |||||
| tGP_USB_4DP | 從僅 USB 3.1 模式轉(zhuǎn)換到 4 通道 DisplayPort 模式(或相反方向的轉(zhuǎn)換)時(shí),CTL0 和 CTL1 的最小重疊 | 4 | μs | ||
| 上電時(shí)序 | |||||
| td_pg | VCC(MIN) 至內(nèi)部電源正常狀態(tài)置為高電平有效 | 500 | μs | ||
| tcfg_su | CFG 引腳設(shè)置 | 350 | μs | ||
| tcfg_hd | CFG 引腳保持 | 10 | μs | ||
| tctl_db | CTL[1:0] 和 FLIP 引腳去抖 | 16 | ms | ||
| tVCC_RAMP | VCC 電源斜坡要求 | 0.1 | 100 | ms | |