ZHCAEQ8 July 2024 FDC1004 , FDC1004-Q1
通常,基準引腳由低阻抗 (< 10Ω) 電壓源或緩沖器驅動,以防止電阻反饋網絡負載下降。但是,某些系統(tǒng)應用可能需要外部負載電阻,如表 5-2 中所列。
| 應用類型 | 應用優(yōu)勢 |
|---|---|
| 使用電壓電源軌上的電阻分壓器(通常為 VS) | 降低系統(tǒng)成本和 BOM |
| 使用 RC 低通濾波器降低基準電壓源的噪聲或過沖 | 降低測量噪聲,尤其是對于單端 ADC 測量。減少 VREF 源上的容性負載 |
器件基準/偏置引腳上的輸入電阻可以產生明顯的單端誤差,但只需測量差分輸出電壓 (VOUT, differential)(即相對于基準引腳 (VREF) 的 VOUT)和/或執(zhí)行單點系統(tǒng)校準,即可消除大部分誤差。有關加載 REF 引腳產生的誤差的詳細分析,請參閱驅動電流檢測放大器的電壓基準引腳 應用手冊。