ZHCUC97 August 2024
L+_24V 是電路板的主電源電壓,必須施加到 M12 連接器 (J2) 的引腳 1 (L+_24V) 和引腳 3 (GND)、接線端子 (J1) 的引腳 2 (L+_24V) 和引腳 3 (GND),或測(cè)試點(diǎn) TP11 (L+_24V) 和 TP12 (GND)。
外部電源或電源配件要求:
TI 建議使用符合適用地區(qū)安全標(biāo)準(zhǔn)(如 UL、CSA、VDE、CCC 和 PE 等)的外部電源或電源配件。
TIOL221 具有可為外部元件供電(電流高達(dá) 20mA)的集成式線性穩(wěn)壓器 (LDO)。LDO 可以使用 L+_24V 作為輸入電壓,也可以向 V5IN 引腳施加外部 5V 電源電壓以降低器件中的功率耗散。
| 參數(shù) | 測(cè)試條件 | 最小值 | 標(biāo)稱值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| V(LP) | 24V 輸入電源電壓 | 7 | 24 | 36 | V | |
| V(V5IN) | 5V 輸入電源電壓 | 4.5 | 5 | 5.5 | V | |
| V(VOUT) | 電壓穩(wěn)壓器輸出 | VOUT 設(shè)置為 5V | 4.75 | 5 | 5.25 | V |
| VOUT 設(shè)置為 3.3V | 3.13 | 3.3 | 3.46 | V | ||
| I(VOUT) | LDO 輸出電流 | 20 | mA | |||
| V(I) | TX1、TX2、EN1、EN2、CS/PP、SDI/NPN、SCK、SPI/PIN 上的邏輯電平輸入電壓 | 3.3V 配置 | 3 | 3.3 | 3.6 | V |
| 5V 配置 | 4.5 | 5 | 5.25 | V | ||
LDO 輸出電平可通過 VSEL 引腳來配置。當(dāng) VSEL 連接到 GND 時(shí),VOUT 配置為提供 3.3V 輸出,并以 L+_24V 作為輸入電源。當(dāng) VSEL 保持懸空時(shí),VOUT 以 V5IN 作為電源輸入來提供 3.3V 輸出,從而降低器件中的功耗。當(dāng) VSEL 連接到 VOUT 時(shí),VOUT 設(shè)置為 5V。在上電時(shí)檢測(cè) VSEL 引腳狀態(tài),并確定和鎖存 VOUT 輸出電平,直至執(zhí)行下一個(gè)上電周期。
| J17 上的 VSEL 引腳連接 | VOUT |
|---|---|
|
通過下拉 (PD) 電阻器連接到 GND |
3.3V(由 L+_24V 供電) |
|
懸空 |
3.3V(由 V5IN 供電) |
|
通過上拉 (PU) 電阻器連接到 VOUT |
5V |
可以向 TIOL221 V5IN 引腳施加外部 5V 電源電壓,方法是在 J13 上放置跳線分流器,以將器件 V5IN 引腳連接到電路板 5V 電源軌。5V 網(wǎng)絡(luò)可以由外部 5V 電源供電,也可以在 EVM 與 TI 微控制器板配對(duì)時(shí)由 5V_LP 電源供電。
外部 5V 電源可通過 5V_EXT 和 GND 引腳 J7 或 TP20 和 TP10 連接。需要在 J5 的 5V_EXT 和 5V 引腳之間連接一個(gè)跳線分流器,以便將 5V_EXT 電源連接到電路板的 5V 網(wǎng)絡(luò)。
J10 的引腳 21 或 TP22 上提供來自 TI 微控制器板的 5V_LP 電源。需要在 J5 的 5V_LP 和 5V 引腳之間連接跳線分流器,以將 5V_LP 電源連接到電路板的 5V 網(wǎng)絡(luò)。
測(cè)試點(diǎn) TP23 可用于監(jiān)控電路板的 5V 網(wǎng)絡(luò)。