ADC12DL2500
- ADC 內(nèi)核:
- 12 位分辨率
- 單通道模式下采樣速率高達(dá) 1GSPS、3GSPS 或 5GSPS
- 雙通道模式下的采樣速率高達(dá) 500MSPS、1.5GSPS 或 2.5GSPS
- 內(nèi)部抖動(dòng)技術(shù),可產(chǎn)生低幅高位諧波
- 低延遲 LVDS 接口:
- 總延時(shí):< 10ns
- 多達(dá) 48 個(gè)速率為 1.6Gbps 的數(shù)據(jù)對(duì)
- 四個(gè) DDR 數(shù)據(jù)時(shí)鐘
- 選通信號(hào)會(huì)簡化同步
- 本底噪聲(無輸入,VFS = 1VPP-DIFF):
- 雙通道模式:-143.5dBFS/Hz、-148dBFS/Hz、-149.8dBFS/Hz
- 單通道模式:-146.2dBFS/Hz、-150.3dBFS/Hz、-152.2dBFS/Hz
- VCMI 為 0V 時(shí)的緩沖模擬輸入:
- 模擬輸入帶寬 (-3dB):8GHz
- 滿量程輸入電壓(VFS,默認(rèn)值):0.8VPP
- 無噪聲孔徑延遲 (TAD) 調(diào)節(jié):
- 精確采樣控制:19fs 步長
- 簡化同步和交錯(cuò)
- 溫度和電壓不變延遲
- 簡便易用的同步特性:
- 自動(dòng) SYSREF 計(jì)時(shí)校準(zhǔn)
- 樣片標(biāo)記時(shí)間戳
- 功耗:2.6W、2.8W、3W
ADC12DL500、ADC12DL1500 和 ADC12DL2500 是模數(shù)轉(zhuǎn)換器 (ADC) 系列產(chǎn)品,在雙通道模式下的采樣速率高達(dá) 500MSPS、1.5GSPS 和 2.5GSPS,而在單通道模式下的采樣速率高達(dá) 1GSPS、3GSPS 和 5GSPS。該器件可通過編程方式針對(duì)通道數(shù)(雙通道模式)和采樣速率(單通道模式)進(jìn)行權(quán)衡,方便用戶開發(fā)靈活的硬件,從而滿足高通道數(shù)或?qū)捤矔r(shí)信號(hào)帶寬應(yīng)用的需求。
這些器件針對(duì)延遲敏感型應(yīng)用采用低延遲的低電壓差分信號(hào) (LVDS) 接口,或在需要 LVDS 的簡易性時(shí)使用該接口。該接口使用多達(dá) 48 個(gè)數(shù)據(jù)對(duì)、四個(gè)雙倍數(shù)據(jù)速率 (DDR) 時(shí)鐘和四個(gè)選通信號(hào)(安排在四條 12 位數(shù)據(jù)總線中)。該接口支持高達(dá) 1.6Gbps 的信號(hào)速率。選通信號(hào)可簡化總線間和多個(gè)器件間的同步工作。選通信號(hào)是在內(nèi)部產(chǎn)生的,并且 SYSREF 輸入可在確定的時(shí)間將其復(fù)位。無噪聲孔徑延遲 (TAD) 調(diào)節(jié)和 SYSREF 窗口化等創(chuàng)新的同步特性進(jìn)一步簡化了多器件同步。
技術(shù)文檔
| 頂層文檔 | 類型 | 標(biāo)題 | 格式選項(xiàng) | 下載最新的英語版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | ADC12DLx500 具有 LVDS 接口的 0.5GSPS、1.5GSPS、2.5GSPS 雙通道或 1GSPS、3GSPS、5GSPS 單通道 12 位模數(shù)轉(zhuǎn)換器 (ADC) 數(shù)據(jù)表 | PDF | HTML | 英語版 | PDF | HTML | 2024年 1月 31日 |
| 證書 | ADC12DL2500EVM EU Declaration of Conformity (DoC) | 2023年 11月 15日 | ||||
| 技術(shù)文章 | So, what are S-parameters anyway? | PDF | HTML | 2019年 5月 23日 |
設(shè)計(jì)與開發(fā)
如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
ADC12DL2500EVM — ADC12DL2500 評(píng)估模塊
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| FCBGA (ACF) | 256 | Ultra Librarian |
訂購和質(zhì)量
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。