TPS65632A
- 2.9V to 4.5V Input Voltage Range
- Fixed 4.6V VPOS Output Voltage
- 0.5% Accuracy VPOS at 25°C to Approximately 85oC
- External Output Sense Pin for VPOS
- Excellent Line Transient Regulation
- Digitally Programmable VNEG, –1.4V to –5.4V
- - 4V Default Value for VNEG
- TPS65632 Selectable AVDD, 5.8V and 7.7V TPS65632A Fixed AVDD 7.7V
- 300mA Output Current for VPOS and VNEG
- Short Circuit Protection
- Thermal Shutdown
- 3 x 3mm 16 pin QFN package
The TPS65632A is designed to drive AMOLED displays (Active Matrix Organic Light Emitting Diode) requiring three supply rails, VPOS, VNEG and AVDD. The device integrates a boost converter for VPOS, an inverting buck boost converter for VNEG and a boost converter for AVDD which are suitable for battery operated products. The digital control pin (CTRL) allows programming the negative output voltage in digital steps. The TPS65632A uses a novel technology enabling excellent line and load regulation.
技術(shù)文檔
未找到結(jié)果。請(qǐng)清除搜索并重試。
查看全部 7 | 頂層文檔 | 類(lèi)型 | 標(biāo)題 | 格式選項(xiàng) | 下載最新的英語(yǔ)版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | TPS65632A Features List 數(shù)據(jù)表 | 2012年 8月 7日 | |||
| 應(yīng)用手冊(cè) | Basic Calculation of a Boost Converter's Power Stage... (Rev. D) | PDF | HTML | 2022年 11月 21日 | |||
| 應(yīng)用手冊(cè) | 升壓轉(zhuǎn)換器功率級(jí)的基本計(jì)算 (Rev. D) | PDF | HTML | 英語(yǔ)版 (Rev.D) | PDF | HTML | 2022年 11月 11日 | |
| 應(yīng)用手冊(cè) | Understanding Undervoltage Lockout in Power Devices (Rev. A) | 2018年 9月 19日 | ||||
| 選擇指南 | 電源管理指南 2018 (Rev. K) | 2018年 7月 31日 | ||||
| 選擇指南 | 電源管理指南 2018 (Rev. R) | 2018年 6月 25日 | ||||
| 應(yīng)用手冊(cè) | Basic calculation of an inverting buck-boost power stage (Rev. A) | 2017年 8月 28日 |
設(shè)計(jì)與開(kāi)發(fā)
如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁(yè)面查看(如有)。
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫(kù)之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫(kù),您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開(kāi)發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫(kù),您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開(kāi)發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| WQFN (RTE) | 16 | Ultra Librarian |
訂購(gòu)和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測(cè)
包含信息:
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)