數(shù)據(jù)表
UCC21330
-
通用:雙通道低側(cè)、雙通道高側(cè)或半橋驅(qū)動(dòng)器
- 結(jié)溫范圍:–40°C 至 +150°C
- 高達(dá) 4A 峰值拉電流和 6A 峰值灌電流輸出
- 共模瞬態(tài)抗擾度 (CMTI) 大于 125V/ns
- 高達(dá) 25V 的 VDD 輸出驅(qū)動(dòng)電源
- 5V、8V、12V VDD UVLO 選項(xiàng)
- 開關(guān)參數(shù):
- 33ns 典型傳播延遲
- 5ns 最大脈寬失真
- 10μs 最大 VDD 上電延遲
- 針對(duì)所有電源的 UVLO 保護(hù)
- 可針對(duì)電源時(shí)序快速禁用
UCC21330 是具有可編程死區(qū)時(shí)間和寬溫度范圍的隔離式雙通道柵極驅(qū)動(dòng)器系列。該器件采用 4A 峰值拉電流和 6A 峰值灌電流來驅(qū)動(dòng)功率 MOSFET、SiC、GaN 和 IGBT 晶體管。
UCC21330 可配置為兩個(gè)低側(cè)驅(qū)動(dòng)器、兩個(gè)高側(cè)驅(qū)動(dòng)器或一個(gè)半橋驅(qū)動(dòng)器。輸入側(cè)通過一個(gè) 3kVRMS 隔離柵與兩個(gè)輸出驅(qū)動(dòng)器隔離,共模瞬態(tài)抗擾度 (CMTI) 的最小值為 125V/ns。
保護(hù)功能包括:電阻器可編程死區(qū)時(shí)間、同時(shí)關(guān)閉兩個(gè)輸出的禁用功能以及可抑制短于 5ns 的輸入瞬態(tài)的集成抗尖峰脈沖濾波器。所有電源都有 UVLO 保護(hù)。
憑借所有這些高級(jí)特性,UCC21330 器件能夠在各種各樣的電源應(yīng)用中實(shí)現(xiàn)高效率、高功率密度和穩(wěn)健性。
技術(shù)文檔
未找到結(jié)果。請(qǐng)清除搜索并重試。
查看全部 1 | 頂層文檔 | 類型 | 標(biāo)題 | 格式選項(xiàng) | 下載最新的英語版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | UCC21330x 4A/6A 3kVRMS 隔離式雙通道柵極驅(qū)動(dòng)器 數(shù)據(jù)表 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2024年 9月 30日 |
設(shè)計(jì)與開發(fā)
如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
評(píng)估板
UCC21220EVM-009 — UCC21220 4A、6A、3.0kVRMS 隔離式雙通道柵極驅(qū)動(dòng)器評(píng)估模塊
UCC21220EVM-009 旨在用于評(píng)估 UCC21220,后者是一款具備 4.0A 源極峰值電流和 6.0A 峰值沉降電流能力的 3.0kVRMS 隔離式雙通道柵極驅(qū)動(dòng)器。此 EVM 可用于參照驅(qū)動(dòng)器 IC 的數(shù)據(jù)表對(duì)其進(jìn)行評(píng)估。該 EVM 還可用作驅(qū)動(dòng)器 IC 組件選擇指南。該 EVM 可用于確定 PCB 布局對(duì)柵極驅(qū)動(dòng)器性能的影響。
用戶指南: PDF
原理圖
Application Guide: Dual-Channel Schematic and Layout Design Guidelines (Rev. A)
SZZM003A.ZIP (1317 KB)
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| SOIC (D) | 16 | Ultra Librarian |
訂購和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測(cè)
包含信息:
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。