ZHCSSD2 july 2023 AFE539F1-Q1
PRODUCTION DATA
AFE539F1-Q1 具有兩線(xiàn)制串行接口(SCL 和 SDA)和一個(gè)地址引腳 (A0),如引腳配置和功能 部分的引腳圖所示。I2C 總線(xiàn)由數(shù)據(jù)線(xiàn) (SDA) 和帶上拉結(jié)構(gòu)的時(shí)鐘線(xiàn) (SCL) 組成。當(dāng)總線(xiàn)空閑時(shí),SDA 和 SCL 線(xiàn)都被拉高。所有與 I2C 兼容的器件通過(guò)開(kāi)漏 I/O 引腳、SDA 和 SCL 連接到 I2C 總線(xiàn)。
I2C 規(guī)范規(guī)定控制通信的器件稱(chēng)為控制器,而由控制器控制的器件稱(chēng)為目標(biāo)器件??刂破鳟a(chǎn)生 SCL 信號(hào)??刂破鬟€在總線(xiàn)上生成特殊的時(shí)序條件(啟動(dòng)條件、重復(fù)啟動(dòng)條件和停止條件)來(lái)指示數(shù)據(jù)傳輸?shù)拈_(kāi)始或停止。器件尋址由控制器完成。I2C 總線(xiàn)上的控制器通常是微控制器或數(shù)字信號(hào)處理器 (DSP)。AFE539F1-Q1 作為目標(biāo)器件在 I2C 總線(xiàn)上運(yùn)行。目標(biāo)器件確認(rèn)控制器命令,并在控制器控制時(shí)接收或發(fā)送數(shù)據(jù)。
通常,AFE539F1-Q1 充當(dāng)目標(biāo)接收器??刂破飨?AFE539F1-Q1(目標(biāo)接收器)寫(xiě)入數(shù)據(jù)。但是,如果控制器需要 AFE539F1-Q1 內(nèi)部寄存器數(shù)據(jù),則 AFE539F1-Q1 充當(dāng)目標(biāo)發(fā)送器。在這種情況下,控制器從 AFE539F1-Q1 讀取數(shù)據(jù)。根據(jù) I2C 術(shù)語(yǔ),讀寫(xiě)是指控制器。
AFE539F1-Q1 支持以下數(shù)據(jù)傳輸模式:
標(biāo)準(zhǔn)模式和快速模式的數(shù)據(jù)傳輸協(xié)議完全相同;因此,本文檔中將這兩種模式稱(chēng)為 F/S 模式。超快速模式協(xié)議在數(shù)據(jù)傳輸速度方面受支持,但在輸出電流方面不受支持。與標(biāo)準(zhǔn)和快速模式的情況類(lèi)似,低電平輸出電流為 3mA。AFE539F1-Q1 支持 7 位尋址。不支持 10 位尋址模式。該器件支持通用呼叫復(fù)位功能。發(fā)送以下序列會(huì)啟動(dòng)器件內(nèi)的軟件復(fù)位:?jiǎn)?dòng)或重復(fù)啟動(dòng)、0x00、0x06、停止。在 ACK 位的上升沿(在第二個(gè)字節(jié)之后)在器件內(nèi)進(jìn)行復(fù)位置位。
除了特定的時(shí)序信號(hào)外,I2C 接口還使用串行字節(jié)。在每個(gè)字節(jié)結(jié)束時(shí),第九個(gè)時(shí)鐘周期產(chǎn)生并檢測(cè)確認(rèn)信號(hào)。確認(rèn)是指 SDA 線(xiàn)在第九個(gè)時(shí)鐘周期的高電平期間被拉低。非確認(rèn)是指 SDA 線(xiàn)在第九個(gè)時(shí)鐘周期的高電平期間保持高電平,如圖 7-9 所示。