ZHCSZ56A July 2025 – November 2025 DP83TC815-Q1
PRODUCTION DATA
串行管理接口 (SMI) 支持訪問(wèn) DP83TC815-Q1 內(nèi)部寄存器空間,從而獲得狀態(tài)信息和配置。SMI 幀和基址寄存器符合 IEEE 802.3 第 22 條規(guī)定。所實(shí)現(xiàn)的寄存器組包括 IEEE 802.3 所需的寄存器和其他幾個(gè)寄存器,能夠提高 DP83TC815-Q1 的可見(jiàn)性和可控性。此外,DP83TC815-Q1 還在 IEEE 802.3bw 定義的第 45 條中添加了控制和狀態(tài)寄存器。使用第 22 條訪問(wèn)可訪問(wèn)第 45 條寄存器字段。
SMI 包括管理時(shí)鐘 (MDC) 和管理輸入和輸出數(shù)據(jù)引腳 (MDIO)。MDC 由外部管理實(shí)體(也稱為站 (STA))提供,可在 24MHz 的最大時(shí)鐘速率下運(yùn)行。MDC 不應(yīng)持續(xù)運(yùn)行,在總線空閑時(shí)可由外部管理實(shí)體關(guān)閉。
MDIO 由外部管理實(shí)體和 PHY 提供。MDIO 引腳上的數(shù)據(jù)在 MDC 的上升沿鎖存。MDIO 引腳需要一個(gè)能夠在空閑與轉(zhuǎn)換期間將 MDIO 拉高的上拉電阻器 (2.2K?)。
最多 9 個(gè) DP83TC815-Q1 PHY 可共用一條公共 SMI 總線。為區(qū)分 PHY,采用了 4 位地址。上電復(fù)位期間,DP83TC815-Q1 通過(guò)鎖存 PHYAD[3:0] 配置引腳來(lái)確定其地址。
在上電復(fù)位后的首個(gè)周期內(nèi),管理實(shí)體不得啟動(dòng) SMI 事務(wù)。為維持有效運(yùn)行,在硬復(fù)位取消置位之后,SMI 總線必須至少在一個(gè) MDC 周期保持未激活狀態(tài)。在正常 MDIO 事務(wù)中,寄存器地址直接取自管理幀 reg_addr 字段,因此允許直接訪問(wèn) 32 個(gè) 16 位寄存器(包括 IEEE 802.3 定義的寄存器和特定于供應(yīng)商的寄存器)。數(shù)據(jù)字段用于讀取和寫入操作。開(kāi)始代碼由 <01> 模式指示。該模式確保 MDIO 線路從默認(rèn)空閑線路狀態(tài)轉(zhuǎn)換。轉(zhuǎn)換定義為寄存器地址字段與數(shù)據(jù)字段之間所插入的空閑位時(shí)間。為避免讀操作期間發(fā)生資源爭(zhēng)用,在第一個(gè)比特周轉(zhuǎn)期間,沒(méi)有器件能夠主動(dòng)驅(qū)動(dòng) MDIO 信號(hào)。定址 DP83TC815-Q1 在第二個(gè)轉(zhuǎn)換位時(shí)以零驅(qū)動(dòng) MDIO,并在此之后以所需數(shù)據(jù)驅(qū)動(dòng)。
對(duì)于寫入事務(wù),站管理實(shí)體會(huì)將數(shù)據(jù)寫入定址 DP83TC815-Q1,因而無(wú)需 MDIO 轉(zhuǎn)換。轉(zhuǎn)換時(shí)間由管理實(shí)體通過(guò)插入 <10> 來(lái)填充。
| SMI 協(xié)議 | <idle> <start> <op code> <device address> <reg address> <turnaround> <data> <idle> |
|---|---|
| 讀取操作 | <idle><01><10><AAAAA><RRRRR><Z0><XXXX XXXX XXXX XXXX><idle> |
| 寫入操作 | <idle><01><01><AAAAA><RRRRR><10><XXXX XXXX XXXX XXXX><idle> |