ZHCSND6A March 2022 – June 2022 SN6507
PRODUCTION DATA
為了防止變壓器飽和,其 V-t 乘積必須大于器件施加的最大 V-t 乘積:在指定輸入電壓下,該電壓在最低頻率的一半周期內(nèi)施加到初級的最長時間。對于使用占空比控制的設計,可以通過在最低開關頻率的四分之一周期內(nèi)施加的典型電壓來計算器件施加的最大 V-t。對于使用由 RCLK 設置的時鐘頻率的系統(tǒng),可以估算 fmin 比Topic Link Label8.3.4中相應 RCLK 的典型或近似開關頻率值 fSW 低 15%。對于 CLK 引腳連接至 GND 的系統(tǒng),應使用Topic Link Label6中的指定 FSW。因此,對于固定輸入,可以通過Equation9 來確定變壓器的最小 V-t 乘積;對于使用占空比控制的寬范圍輸入,可以通過Equation10 來進行確定:
固定輸入示例:
對于 fSW(min) 為 780kHz、電源 VIN = 24V(容差為 ±10%)的固定輸入系統(tǒng),通過Equation9 可得出最小 V-t 乘積為:
寬范圍輸入示例:
假設 fSW(min) 為 780kHz,電源 VIN(typ) 為 24V,通過Equation10 可得出最小 V-t 乘積為:
盡管在 Vt 范圍內(nèi)所有這些變壓器都可以由該器件驅(qū)動,但在做出最終決定之前必須考慮其他重要因素,例如隔離電壓、變壓器功率和匝數(shù)比。