ZHCSR23B September 2022 – January 2025 TMP1827
PRODUCTION DATA
在合并的 IO 和電阻器地址模式中,IO0 和 IO1 引腳與 ADDR 引腳和接地之間連接的電阻器一起使用。圖 8-7 展示了 8 位地址,從連接的電阻器解碼低 4 位地址,然后從 IO0 和 IO1 引腳(連接到 VDD/SDQ 以實(shí)現(xiàn)邏輯“1”,或連接到 GND 以實(shí)現(xiàn)邏輯“0”)解碼 2 位地址,該地址疊加在短地址寄存器的內(nèi)容上。TI 建議在 IO 和 VDD/SDQ 之間放置一個(gè) 20K? 電阻器,防止在輸出模式下 IO 引腳意外設(shè)置為零時(shí)發(fā)生電源瞬間中斷。
在將 FLEX_ADDR_MODE 設(shè)置為“00b”之后,主機(jī)必須將器件配置 2 寄存器中的位設(shè)置為“11b”,從而使器件能夠?qū)?ADDR 引腳進(jìn)行采樣,以便識(shí)別連接的電阻器,然后對 IO0 和 IO1 進(jìn)行采樣以配置短地址。如果非易失性存儲(chǔ)器中的位字段值已更新,則器件應(yīng)自動(dòng)鎖存引腳,運(yùn)行電阻解碼器,然后在上電時(shí)更新短地址寄存器中的值。
主機(jī)控制器必須將器件置于關(guān)斷模式,并使總線空閑 tRESDET,以便器件對電阻器地址進(jìn)行解碼。
當(dāng)應(yīng)用需要在單個(gè) PCB 上放置多達(dá) 64 個(gè)器件時(shí),此模式很有用,因?yàn)樗试S使用 IO 和電阻器解碼的組合方法輕松擴(kuò)展,同時(shí)使 IO2 和 IO3 能夠用作通用輸入和輸出引腳。因?yàn)闆]有任何兩個(gè)器件具有相同的短地址,所以此模式也可用于位置識(shí)別。