ZHCSOQ5 june 2023 TPS389006
PRODUCTION DATA
TPS389006 器件遵循 I2C 協(xié)議(高達(dá) 1MHz)來(lái)管理與 MCU 或片上系統(tǒng) (SoC) 等主機(jī)器件的通信。I2C 是使用時(shí)鐘 (SCL) 和數(shù)據(jù) (SDA) 兩個(gè)信號(hào)實(shí)現(xiàn)的兩線通信協(xié)議。主機(jī)器件是通信的主控制器。TPS389006 器件在 I2C 協(xié)議定義的讀取或?qū)懭氩僮髌陂g通過(guò)數(shù)據(jù)線做出響應(yīng)。SCL 和 SDA 信號(hào)均為開(kāi)漏拓?fù)?,可與其他器件一起用在線或配置中,以共享通信總線。SCL 和 SDA 引腳都需要使用外部上拉電阻上拉到電源電壓(建議使用 10kΩ 電阻)。
圖 8-2 顯示了用以傳輸 1 字節(jié)數(shù)據(jù)的 SCL 和 SDA 線之間的時(shí)序關(guān)系。SCL 線路始終由主機(jī)控制。要傳輸 1 個(gè)字節(jié)的數(shù)據(jù),主機(jī)需要在 SCL 上發(fā)送 9 個(gè)時(shí)鐘。8 個(gè)時(shí)鐘用于數(shù)據(jù),1 個(gè)時(shí)鐘用于 ACK 或 NACK。SDA 線由主機(jī)或 TPS389006 器件根據(jù)讀取或?qū)懭氩僮鬟M(jìn)行控制。圖 8-2 和圖 8-3 突出顯示了通信協(xié)議流程以及哪個(gè)器件在實(shí)際通信期間的不同實(shí)例中控制 SDA 線。
在通過(guò) I2C 協(xié)議發(fā)起通信之前,主機(jī)需要確認(rèn) I2C 總線可用于通信。監(jiān)視 SCL 和 SDA 線,如果任何線路被拉至低電平,則 I2C 總線被占用。主機(jī)需要等待總線可用于通信。一旦總線可用于通信,主機(jī)即可通過(guò)發(fā)出一個(gè) START 條件來(lái)啟動(dòng)讀取或?qū)懭氩僮?。I2C 通信完成后,通過(guò)發(fā)出 STOP 命令釋放總線。圖 8-5 顯示了如何實(shí)現(xiàn) START 和 STOP 條件。
| 功能 | 說(shuō)明 |
|---|---|
| OV/UV 的閾值 - 快速環(huán)路 | 可在 0.2V 至 1.475V 范圍內(nèi)以 5mV 為步長(zhǎng)進(jìn)行調(diào)節(jié),在 0.8V 至 5.5V 范圍內(nèi)以 20mV 為步長(zhǎng)進(jìn)行調(diào)節(jié) |
| 漂移閾值 - 正和負(fù) | 可在 0.2V 至 1.475V 范圍內(nèi)以 5mV 為步長(zhǎng)進(jìn)行調(diào)節(jié),在 0.8V 至 5.5V 范圍內(nèi)以 20mV 為步長(zhǎng)進(jìn)行調(diào)節(jié) |
| 電壓監(jiān)控調(diào)節(jié) | 1 或 4 |
| OV/UV 快速環(huán)路的毛刺脈沖(去抖動(dòng))抗擾度 | 0.1μs 至 102.4μs |
| 啟用序列超時(shí) | 1ms 至 4s |
| 睡眠序列超時(shí) | 1ms 至 4s |
| SYNC 脈沖寬度 | 50μs 至 2600μs |
| ACT 上的預(yù)期開(kāi)/關(guān)序列 | 用于序列記錄 |
| 睡眠時(shí)的預(yù)期開(kāi)/關(guān)序列 | 用于序列記錄 |
| 通過(guò) ACT 自動(dòng)屏蔽關(guān)-開(kāi)-關(guān) | 可為每個(gè) MON 通道進(jìn)行選擇 |
| 通過(guò) SLEEP 自動(dòng)屏蔽關(guān)-開(kāi)-關(guān) | 可為每個(gè) MON 通道進(jìn)行選擇 |
| I2C 的數(shù)據(jù)包錯(cuò)誤檢查 | 啟用與禁用 |
| 強(qiáng)制 NIRQ 置為有效 | 由 I2C 寄存器控制 |
| 獨(dú)立通道 MON | 啟用或禁用 |
| 中斷禁用功能 | BIST、PEC、TSD、CRC |