ZHCAFZ3 November 2025 UCC33020 , UCC33020-Q1 , UCC33410 , UCC33410-Q1 , UCC33420 , UCC33420-Q1
PCB 法拉第屏蔽層是一種用于抑制集成變壓器產(chǎn)生的 H 場(chǎng)的技術(shù)。該技術(shù)通過(guò)在器件下方的內(nèi)層或底層布置導(dǎo)電銅層來(lái)實(shí)現(xiàn)。這種法拉第屏蔽層會(huì)通過(guò)感應(yīng)產(chǎn)生電流,生成與原始 H 場(chǎng)方向相反的 H 場(chǎng)。為了防止這些感應(yīng)電流形成旁路,我們還建議在初級(jí)和次級(jí)接地平面之間留出大約 4mm 間隙。這是通過(guò)將初級(jí)接地平面從延伸的次級(jí)接地平面后撤 4mm 來(lái)實(shí)現(xiàn)的。在 2 層 PCB 中,需要該間隙才能滿足隔離要求。在 4 層 PCB 中,可以將法拉第屏蔽層放置在內(nèi)層,但仍需要留出 4mm 間隙。該屏蔽層的目標(biāo)頻段為 500MHz-1GHz。
圖 2-18 法拉第屏蔽層的 3D 視圖
圖 2-19 法拉第屏蔽層的 2D 視圖