圖 3-9 展示了 AM263Px LaunchPad 的復(fù)位架構(gòu)
AM263Px LaunchPad 具有以下復(fù)位:
- PORz 為上電復(fù)位
- WARMRESETn 為熱復(fù)位
PORz 信號(hào)由 3 路輸入與門(mén)驅(qū)動(dòng),后者會(huì)在以下情況下生成主域上電復(fù)位:
- 3.3V 降壓轉(zhuǎn)換器 (TPS62913) 電源正常輸出因輸出電壓低于電源正常閾值而被驅(qū)動(dòng)為低電平時(shí)。
- 1.2V 降壓轉(zhuǎn)換器 (TPS62913) 電源正常輸出因輸出電壓低于電源正常閾值而被驅(qū)動(dòng)為低電平時(shí)。
- 按下用戶(hù)按鈕 (SW2) 時(shí)。
- P 溝道 MOSFET 柵極的信號(hào)為邏輯低電平,這會(huì)導(dǎo)致 PMOS 的 VGS 小于零,因此 PORz 信號(hào)會(huì)連接到 PMOS 漏極,而后者會(huì)直接連接到地??蔀?PMOS 柵極生成邏輯低電平輸入的信號(hào)包括:
- 來(lái)自測(cè)試自動(dòng)化接頭的 TA_PORZ 輸出
- 來(lái)自任一 BoosterPack 站點(diǎn)的 BP_PORZ 輸出。
PORz 信號(hào)連接到:
- AM263Px SoC PORz 輸入
- 引導(dǎo)模式狀態(tài)驅(qū)動(dòng)器 (U4) 的輸出使能輸入
- RC 濾波器在 GND 與 3.0V 電源之間產(chǎn)生 1ms 的延遲,以便 SOP 狀態(tài)驅(qū)動(dòng)器的輸出使能輸入保持低電平的時(shí)間超過(guò) PORz 取消置位后所需的 SOP 保持時(shí)間。
借助測(cè)試自動(dòng)化 PORz 覆蓋接頭,可在安裝了跳線(xiàn)的情況下將 TA_GPIO3 保持為低電平。因而能夠從測(cè)試自動(dòng)化接口進(jìn)行引導(dǎo)模式控制。
WARMRESETn 信號(hào)會(huì)在以下情況下生成主域熱復(fù)位:
- 按下用戶(hù)按鈕 (SW3) 時(shí)。
- 測(cè)試自動(dòng)化接頭輸出邏輯低電平信號(hào) (TA_RESETz) 到 P 溝道 MOSFET 柵極,導(dǎo)致 PMOS 的 VGS 小于零,因此 RESETz 信號(hào)會(huì)連接到直接與接地連接的 PMOS 漏極。
WARMRESETn 信號(hào)連接到:
- AM263Px SoC WARMRESETN 輸出
- 按下按鈕+ PMOS 邏輯生成的 RESETN_PB 信號(hào)
- 通過(guò) 2 路輸入與門(mén)的 Micro SD 負(fù)載開(kāi)關(guān)控制輸入以及 AM263Px SoC 驅(qū)動(dòng) GPIO 信號(hào) (GPIO122)
- 兩個(gè)以太網(wǎng) PHY 的復(fù)位輸入
AM263Px LaunchPad 還具有 SoC 的外部中斷 INT1,以下情況下會(huì)發(fā)生該中斷:
- 按下用戶(hù)按鈕 (SW4) 時(shí)。
- 測(cè)試自動(dòng)化接頭輸出邏輯低電平信號(hào) (TA_GPIO1) 到 P 溝道 MOSFET 柵極,導(dǎo)致 PMOS 的 VGS 小于零,因此 INTn 信號(hào)會(huì)連接到直接與接地連接的 PMOS 漏極。