DRV8162L 通過測量 FET 的漏源壓降 VDS 來檢測功率級的過流事件。DRV8162L 的過流跳變閾值可由具有 13 級選項的配置 (strap) 電阻器進行設置。在 DRV8162L 數(shù)據(jù)表電氣特性章節(jié)的保護電路部分中,使用參數(shù) VDS_LVLx_y 可以找到這些值。最小值為 0.1V,最大值為 2.0V。
憑借此特性,還可以采用消隱時間來確保在 FET 開關(guān)期間不會檢測到過沖。
更多有關(guān)保護特性的信息,請參閱 DRV8162L 數(shù)據(jù)表中的柵極驅(qū)動器保護電路部分。