ZHDA003 December 2025 TPS7H4102-SEP , TPS7H4104-SEP
現(xiàn)代航天器所用的 FPGA 和 ASIC 等電子設(shè)備通常需要等于或高于當(dāng)前負(fù)載點降壓轉(zhuǎn)換器基準(zhǔn)電壓(典型值為 0.6V 至 1.2V)的電壓。隨著技術(shù)的不斷進步,這些系統(tǒng)中有時也需要高精度的更低電壓軌用于供電或偏置。雖然生成低于基準(zhǔn)的電壓此前已能實現(xiàn),但即使轉(zhuǎn)換器在典型應(yīng)用中滿足精度要求,在此過程中要滿足敏感電源軌的精度要求常常仍是一大挑戰(zhàn)。
在某些降壓轉(zhuǎn)換器中,可對采用外部電壓源來擴展轉(zhuǎn)換器輸出范圍的典型方法進行修改,以避免通常會使此類配置降級的精度損失。為了與這種方法兼容,轉(zhuǎn)換器必須提供多個可獨立配置的輸出通道,并且每個通道必須共用同一內(nèi)部電壓基準(zhǔn)。
本應(yīng)用手冊介紹了降壓轉(zhuǎn)換器產(chǎn)生低于基準(zhǔn)電壓的高精度輸出的工作原理和要求,此類實現(xiàn)方案如何防止輸出精度下降,以及仿真和硬件操作示例。