ZHCSKQ6B July 2020 – June 2021 DRV8106-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
當(dāng) nSLEEP 引腳為邏輯高電平且 DVDD 輸入已超過(guò) VDVDD_POR 閾值時(shí),器件將在經(jīng)過(guò) tWAKE 延遲時(shí)間后進(jìn)入上電待機(jī)狀態(tài)。數(shù)字內(nèi)核和 SPI 通信將處于運(yùn)行狀態(tài),但電荷泵和柵極驅(qū)動(dòng)器將保持禁用狀態(tài),直到 PVDD 輸入超過(guò) VPVDD_UV 閾值。在這種狀態(tài)下,可以對(duì) SPI 寄存器進(jìn)行編程并報(bào)告故障,但不能進(jìn)行柵極驅(qū)動(dòng)器操作。