ZHCSWE2 May 2024 PCM1841-Q1
ADVANCE INFORMATION
標(biāo)準(zhǔn) LJ 協(xié)議僅針對(duì)兩個(gè)通道進(jìn)行定義:左通道和右通道。在 LJ 模式下,左側(cè)時(shí)隙 0 的 MSB 在 FSYNC 上升 沿之后的同一 BCLK 周期內(nèi)傳輸。后續(xù)的每個(gè)數(shù)據(jù)位都在 BCLK 的下降沿傳輸。右側(cè)時(shí)隙 0 的 MSB 在 FSYNC 下降 沿后的同一 BCLK 周期內(nèi)傳輸。后續(xù)的每個(gè)數(shù)據(jù)位都在 BCLK 的下降沿傳輸。在控制器模式下,F(xiàn)SYNC 在 BCLK 的上升沿傳輸。圖 6-7 和 圖 6-8 說(shuō)明了在目標(biāo)和控制器運(yùn)行模式下 LJ 運(yùn)行的協(xié)議時(shí)序。
圖 6-7 目標(biāo)模式下的 LJ 模式協(xié)議時(shí)序
圖 6-8 控制器模式下的 LJ 模式協(xié)議時(shí)序為了使音頻總線在 LJ 模式下正常運(yùn)行,每幀的位時(shí)鐘數(shù)必須大于或等于活動(dòng)輸出通道的數(shù)量(包括左右時(shí)隙)乘以輸出通道數(shù)據(jù)的 32 位字長(zhǎng)。器件 FSYNC 高電平脈沖必須至少是字長(zhǎng)(32 位)乘以活動(dòng)左側(cè)通道的數(shù)量、BCLK 周期寬。同樣,F(xiàn)SYNC 低電平脈沖必須至少是字長(zhǎng)(32 位)乘以活動(dòng)右側(cè)通道的數(shù)量、BCLK 周期寬。器件在 SDOUT 上為額外的未使用位時(shí)鐘周期發(fā)送零數(shù)據(jù)值。