ZHCSX18C September 2024 – December 2025 TIOL221
PRODMIX
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 參數(shù) | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|---|---|
| 電源 (LP) | |||||||
| I(LP-SHDN) | 關(guān)斷模式下的電源靜態(tài)電流 | 禁用 CQ TX 和 RX、DO 和 DI。VOUT 上無負載。僅 SPI 模式 | 1.2 | 2.1 | mA | ||
| I(LP-RX-ONLY) | 僅啟用輸入時的電源電流 | 已禁用 CQ 和 DO。啟用 CQ RX 和 DI。VOUT 上無負載。 RSETx ≥ 10k?(電流限制 < 500mA),EN1=EN2=L |
已禁用 CQ 和 DO。啟用 CQ RX 和 DI。VOUT 上無負載 | 1.4 | 2.5 | mA | |
| I(LP-CQ-DO) | 啟用 CQ 和 DO 時的靜態(tài)電源電流。V5IN 從外部供電 | RSETx ≥ 10k?。TX1=TX2=H,CQ 或 DO 上無負載,僅推挽或 NPN 模式 | 4.5 | 5.5 |
mA | ||
| I(LP-CQ-DO) | RSETx ≥ 10k?。TX1=TX2=L,CQ 或 DO 上無負載 | 3.6 |
4.5 | mA | |||
| V(LP-UVLO) | LP 欠壓鎖定 | LP 下降;在 RESET 引腳變?yōu)榈碗娖綍r指示為 UVLO | 6 | 6.3 | V | ||
| V(LP-UVLO) | LP 欠壓鎖定 | LP 上升;UVLO 恢復(fù)在 RESET 引腳變?yōu)楦唠娖綍r指示 | 6.5 | 6.8 | V | ||
| V(LP-UVLO,HYS) | LP 欠壓遲滯 | 上升至下降閾值 | 150 | 250 | mV | ||
| V(LPW) | LP 欠壓警告 | LP 下降 | 14 | 16 | 18 | V | |
| V(LPW-HYS) | LP 欠壓警告遲滯 | 530 | mV | ||||
| V5IN | |||||||
| V5IN(UVLO,F) | V5IN 的 UVLO 下降電平 | V5IN 下降 | 3.4 | 3.5 | 3.6 | V | |
| V5IN(UVLO,R) | V5IN 的 UVLO 上升電平 | V5IN 上升 | 3.7 | 3.8 | 4.0 | V | |
| V5IN(UVLO,HYS) | V5IN UVLO 遲滯 | 0.3 | V | ||||
| I5_IN | 5VIN 的輸入電源電流 | 禁用 CQ 和 DO,VOUT 上無負載 | 0.15 | 1 | mA | ||
| 線性穩(wěn)壓器 (VOUT) | |||||||
| V(VOUT) | 電壓穩(wěn)壓器輸出 | VOUT 設(shè)置為 5V | 4.75 | 5 | 5.25 | V | |
| VOUT 設(shè)置為 3.3V | 3.13 | 3.3 | 3.46 | V | |||
| LINEREGVOUT | 線路調(diào)整 (dV(VOUT)/dV(LP)) | I(VCC_OUT) = 1mA V(LP) = 7V 至 36V (VOUT = 5V) V(LP) = 7V 至 36V 或 V5IN = 4.5V 至 5.5V (VOUT = 3.3V) |
1.7 | mV/V | |||
| LOADREGVOUT | 負載調(diào)整 (dV(VOUT)/V(OUT)) | VOUT=5V 時 V(LP) = 24V VOUT=3.3V 時 V(LP) = 24V 或 V5IN= 5V I(VCC_OUT) = 100μA 至 20mA |
1 | % | |||
| UVVOUT5F | VOUT 上的 UV 下降閾值(5V 設(shè)置) | VSEL 連接至 VOUT,VOUT 下降 | 3.4 | 3.6 | 3.8 | V | |
| UVVOUT5R | VOUT 上的 UV 上升閾值(5V 設(shè)置) | VSEL 連接至 VOUT,VOUT 上升 | 3.6 | 3.8 | 4.0 | V | |
| UVVOUT3F | VOUT 上的 UV 下降閾值(3.3V 設(shè)置) | VSEL 連接至 GND 或懸空(V5IN 供電),VOUT 下降 | 2.5 | 2.7 | 2.9 | V | |
| UVVOUT3R | VOUT 上的 UV 上升閾值(3.3V 設(shè)置) | VSEL 連接至 GND 或懸空(V5IN 供電),VOUT 上升 | 2.6 | 2.8 | 3.0 | V | |
| PSSR | 電源抑制比 | 100kHz,I(VCC_OUT) = 20mA | 40 | dB | |||
| 驅(qū)動器輸出(CQ、DO) | |||||||
| RDSON-HS | 高側(cè)驅(qū)動器導(dǎo)通電阻 | ILOAD = 200mA,電流限制 = 300mA | 2.5 | 4.5 | ? | ||
| RDSON-LS | 低側(cè)驅(qū)動器導(dǎo)通電阻 | ILOAD = 200mA,電流限制 = 300mA | 2.5 | 4.5 | ? | ||
| IO(LIM) | 驅(qū)動器輸出電流限制 | SPI/PIN = 低電平 V(DRIVER)= (VLP - 3)V 或 3V, |
RSETx = 110kΩ | 35 | 55 | 70 | mA |
| RSETx = 10kΩ | 300 | 350 | 400 | mA | |||
RSETx = 0Ω 至 5kΩ |
500 | mA | |||||
RSETx = 開路 |
260 | 330 | 415 | mA | |||
| IO(LIM) | 驅(qū)動器輸出電流限制 | SPI/PIN = 高電平, V(DRIVER)= (VLP - 3)V 或 3V, |
3h[7:6]= 0h | 35 | 60 | 75 | mA |
| 3h[7:6]= 1h | 50 | 75 | 95 | mA | |||
| 3h[7:6]= 2h | 100 | 140 | 175 | mA | |||
| 3h[7:6]= 3h | 150 | 190 | 260 | mA | |||
| 3h[7:6]= 4h | 200 | 230 | 330 | mA | |||
| 3h[7:6] = 5h | 250 | 290 | 410 | mA | |||
| 3h[7:6] = 6h | 300 | 350 | 485 | mA | |||
| 3h[7:6]= 7h | 500 | 700 | mA | ||||
| IOZ(CQ) | CQ 漏電流 | EN1 = 低電平,0 ≤ V(CQ) ≤ (V(LP) - 0.1V) | -2 | 2 | μA | ||
| ILLM(CQ) | CQ 負載放電電流 | EN1 = 低電平,RSET1 = 0Ω 至 5kΩ (1),V(CQ) 5V | 5 | 8.5 | 15 | mA | |
| ILLM(DO) | DO 負載放電電流 | EN2 = 低電平,RSET2 = 0Ω 至 5kΩ;V(DO) ≥ 5V | 5 | 8.5 | 15 | mA | |
| IPU-DO | DO 驅(qū)動器弱上拉電流 | SPI/PIN=高電平,EN2=低電平,TX2=高電平,RSET2:10kΩ 至 110kΩ,啟用弱上拉電阻(僅限 SPI 模式) | 0 ≤ V(DO) ≤ (V(LP) - 2V) |
40 | 50 | 80 | μA |
| IPD-DO | DO 驅(qū)動器弱下拉電流 | (SPI/PIN=高電平,EN2=低電平,TX2=低電平,RSET2:10kΩ 至 110kΩ ,啟用弱上拉電阻(僅限 SPI 模式) |
2 ≤ V(DO) ≤ V(LP) | 40 | 50 | 80 | μA |
| IPU-CQ | CQ 驅(qū)動器弱上拉電流 | 禁用驅(qū)動器,啟用弱上拉電阻(SPI 模式) |
0 ≤ V(CQ) ≤ (V(LP) - 2V) | 40 | 50 | 80 | μA |
| IPD-CQ | CQ 驅(qū)動器弱下拉電流 | 禁用驅(qū)動器,啟用弱下拉電阻(SPI 模式) | 2 ≤ V(CQ) ≤ V(LP) | 40 | 50 | 80 | μA |
| 接收器輸入(CQ、DI) | |||||||
| V(THH) | 輸入閾值“H” | V(LP) > 18V;EN = 低電平 | 10.5 | 13 | V | ||
| V(THL) | 輸入閾值“L” | 8 | 11.5 | V | |||
| V(HYS) | 接收器遲滯 (V(THH) - V(THL)) |
0.75 | V | ||||
| V(THH) | 輸入閾值“H” | V(LP) < 18V,EN = 低電平 | 請參閱注釋(2) | 請參閱注釋(3) | V | ||
| V(THL) | 輸入閾值“L” | V(LP) < 18V,EN = 低電平 | 請參閱注釋(4) | 請參閱注釋(5) | V | ||
| V(HYS) | 接收器遲滯 (V(THH) - V(THL)) |
0.75 | V | ||||
| CIN-CQ | CQ 輸入電容 | 禁用 CQ 驅(qū)動器,禁用弱上拉/下拉,f = 100kHz | 150 | pF | |||
| CIN-DI | DI 輸入電容 | f = 100kHz | 100 | pF | |||
| IPU-DI | DI 弱上拉電流 | SPI 模式,在 DI 引腳上啟用弱上拉 | 0 ≤ V(DI) ≤ (V(LP) - 2V) |
40 | 50 | 80 | μA |
| IPD-DI | DI 弱下拉電流 | SPI 模式,在 DI 引腳上啟用弱下拉 | 2 ≤ V(DI) ≤ V(LP) | 40 | 50 | 80 | μA |
| 邏輯電平輸入(CS/PP、SCK、SDI/NPN、SPI/PIN、EN1、EN2、TX1、TX2、VSEL) | |||||||
| VIL | 輸入邏輯低電平電壓 | 0.3xVOUT | V | ||||
| VIH | 輸入邏輯高電平電壓 | 0.7xVOUT | V | ||||
| RPD | EN1、EN2、SDI/NPN、SCK 處的下拉電阻 | 100 | kΩ | ||||
| RPU | TX1、TX2、CS/PP、SPI/PIN 處的上拉電阻 | 100 | kΩ | ||||
| RPU | VSEL 的上拉電阻 | 500 | kΩ | ||||
| 邏輯電平輸出(WU、SDO/NFLT2、INT/NFLT1、RX1、RX2、RESET) | |||||||
| VOH | 輸出邏輯高電壓 RX1、RX2、SDO、INT | IO = 4mA | IO = 4mA | VOUT-0.5 | V | ||
| VOL | 輸出邏輯低電平電壓 | IO = 4mA | 0.4 | V | |||
| IOZ | NFLT1、NFLT2、WU、RESET 上的輸出高阻抗漏電流 | 高阻態(tài)下的輸出,VO = 0V 或 VCC_IN/OUT | -1 | 1 | μA | ||
| 保護電路 | |||||||
| T(WRN) | 熱警告 | 內(nèi)核溫度 TJ | 125 | °C | |||
| T(SDN) | 熱關(guān)斷 | 150 | 160 | °C | |||
| T(HYS) | 用于關(guān)斷的熱遲滯 | 14 | °C | ||||
| T(WRN) | 用于警告的熱遲滯 | 內(nèi)核溫度 TJ | 內(nèi)核溫度 TJ | 14 | °C | ||
| IREV | 反極性下的 CQ、DO、DI 漏電流 (驅(qū)動器禁用) | EN1/2=低電平、TX1/2=x;LP= 24 V V(CQ/DO/DI) = (V(LP) -36V) 或 V(CQ/DO/DI) = (V(LP) +36V) | 60 | μA | |||
| EN1/2=低電平、TX1/2=x;LP= 24 V V(CQ/DO/DI) = (V(LP) -65V) 或 V(CQ/DO/DI) = 65V | 110 | μA | |||||
| CQ、DO (啟用驅(qū)動器) | EN1/2 = 高電平,TX1/2 = 低電平;V(CQ/DO to LP) = 3 V,RSET≥ 10k? | 650 | μA | ||||
| EN1/2 = 高電平、TX1/2 = 高電平;V(CQ/DO to LM) = -3 V | 10 | μA | |||||