ZHCABK2A March 2022 – March 2024 ADC128D818 , ADS1000 , ADS1000-Q1 , ADS1013 , ADS1013-Q1 , ADS1014 , ADS1014-Q1 , ADS1015 , ADS1015-Q1 , ADS1018 , ADS1018-Q1 , ADS1100 , ADS1110 , ADS1112 , ADS1113 , ADS1113-Q1 , ADS1114 , ADS1114-Q1 , ADS1115 , ADS1115-Q1 , ADS1118 , ADS1118-Q1 , ADS1119 , ADS1120 , ADS1120-Q1 , ADS112C04 , ADS112U04 , ADS1130 , ADS1131 , ADS1146 , ADS1147 , ADS1148 , ADS1148-Q1 , ADS114S06 , ADS114S06B , ADS114S08 , ADS114S08B , ADS1158 , ADS1216 , ADS1217 , ADS1218 , ADS1219 , ADS1220 , ADS122C04 , ADS122C14 , ADS122S14 , ADS122U04 , ADS1230 , ADS1231 , ADS1232 , ADS1234 , ADS1235 , ADS1235-Q1 , ADS1243-HT , ADS1246 , ADS1247 , ADS1248 , ADS124S06 , ADS124S08 , ADS1250 , ADS1251 , ADS1252 , ADS1253 , ADS1254 , ADS1255 , ADS1256 , ADS1257 , ADS1258 , ADS1258-EP , ADS1259 , ADS1259-Q1 , ADS125H01 , ADS125H02 , ADS125H18 , ADS125P08 , ADS1260 , ADS1260-Q1 , ADS1261 , ADS1261-Q1 , ADS1262 , ADS1263 , ADS127L01 , ADS1281 , ADS1282 , ADS1282-SP , ADS1283 , ADS1284 , ADS1287 , ADS1291 , LMP90080-Q1 , LMP90100 , TLA2021 , TLA2022 , TLA2024
表 8-8 列出了用于確定示例 8 中周期時(shí)間的系統(tǒng)參數(shù):
| 參數(shù) | 值 |
|---|---|
| ADC | ADS1261 |
| ODR | 600SPS |
| 濾波器類型 | sinc2 |
| 時(shí)鐘頻率 | 4MHz |
| 轉(zhuǎn)換模式 | 脈沖轉(zhuǎn)換 |
| 可編程延遲 | <非默認(rèn) - 請(qǐng)參閱示例描述> |
| 斬波 | 啟用 |
| 每通道轉(zhuǎn)換次數(shù) | 2 |
| 通道數(shù) | 2 |
示例 8 采用示例 7 中相同的 ADC (ADS1261),盡管幾乎所有系統(tǒng)參數(shù)都已經(jīng)更改。這些變化包括 60SPS ODR、sinc2 濾波器、4MHz 時(shí)鐘頻率 (fCLK_NEW)、脈沖轉(zhuǎn)換模式(類似于單次模式)斬波已啟用及每個(gè)通道兩個(gè)轉(zhuǎn)換結(jié)果(而不是三個(gè))。此外,可編程延遲已經(jīng)更改為默認(rèn)值以外的值,盡管具體的值(以毫秒為單位)取決于時(shí)鐘頻率并在示例期間計(jì)算得出。
與啟用了斬波并采用單次模式的示例 5 相似,使用新示例參數(shù)時(shí)每個(gè)通道上的兩個(gè)轉(zhuǎn)換結(jié)果都需要兩個(gè)第一次轉(zhuǎn)換延遲周期。表 2-2 標(biāo)明了對(duì)于 ADS1261,在使用 sinc2 濾波器且 ODR = 60SPS 時(shí),第一次轉(zhuǎn)換延遲 tFC 為 33.76ms。在本例中,tFC 使用 7.3728MHz 的默認(rèn)時(shí)鐘頻率 fCLK 來得出,并包括默認(rèn)的 50μs 可編程延遲 tDELAY_DEFAULT。因此,有必要根據(jù) fCLK_NEW = 4MHz 來調(diào)整 tFC 并應(yīng)用新的可編程延遲。
與 ADS124S08 不同,ADS1261 數(shù)據(jù)表僅提供了以毫秒為單位的 tFC,而沒有 tMOD 周期。要轉(zhuǎn)換為新的轉(zhuǎn)換延遲值 tFC_NEW,首先要移除 tDELAY_DEFAULT。然后,按照 fCLK 與 fCLK_NEW 之比調(diào)整 tFC,如方程式 35 所示:
應(yīng)用此示例中的值會(huì)得到由方程式 36 給出的 tFC_NEW 值:
ADS1261 中的可編程延遲選項(xiàng)也使用毫秒指定并以 fCLK 為基準(zhǔn)。執(zhí)行方程式 36 中所示的類似操作來調(diào)整 fCLK_NEW 的任何新可編程延遲值 tDELAY_NEW。對(duì)于本例,請(qǐng)從 ADS1261 數(shù)據(jù)表中的 MODE1 寄存器選擇 328μs 的標(biāo)稱可編程延遲 tDELAY_NOM。然后,按照 fCLK 與 fCLK_NEW 之比調(diào)整 tDELAY_NOM 來獲得 tDELAY_NEW 的值,如方程式 37 所示:
在本例中,tDELAY_NEW = 328μs ? (7.3728MHz / 4MHz) = 0.605ms。因此,總轉(zhuǎn)換延遲 tFC_TOTAL 由方程式 38 計(jì)算得出:
如前所述,斬波要求每個(gè)轉(zhuǎn)換結(jié)果需要兩個(gè)第一次轉(zhuǎn)換延遲周期 (2 ? tFC_TOTAL)。當(dāng)每個(gè)通道兩個(gè)轉(zhuǎn)換結(jié)果時(shí)并假定用戶在上個(gè)轉(zhuǎn)換結(jié)果就緒后立即開始下一次轉(zhuǎn)換,方程式 40 使用從方程式 39 得到的單通道掃描時(shí)間 tCH 來計(jì)算周期時(shí)間 tCYCLE:
最終,本示例中 4 個(gè)轉(zhuǎn)換結(jié)果的周期時(shí)間為 501.912ms。圖 8-9 顯示了給定設(shè)計(jì)參數(shù)下示例系統(tǒng)的時(shí)序圖。