ZHCUCT5B October 2024 – October 2025
TRF1108-DAC39RFEVM 可以配置為使用 EXT->DACCLK | LMX/LMK-> FPGA 時(shí)鐘選項(xiàng)。與上述用例類似,用戶為帶有 SMA 標(biāo)記的 LMX CLKp 提供單個(gè)高頻 (10dBm - 15dBm) 信號(hào)。該信號(hào)通過分離器路由到平衡-非平衡變壓器和 LMX1204。平衡-非平衡變壓器將單端信號(hào)轉(zhuǎn)換為差分信號(hào),并用于對(duì) DAC 進(jìn)行計(jì)時(shí)。來自分離器的第二個(gè)輸出由 LMX1204 使用,后者生成低頻 DAC SYSREF 信號(hào)、FPGA 參考時(shí)鐘和 FPGA SYSREF 信號(hào)。FPGA 參考時(shí)鐘和 FPGA SYSREF 信號(hào)饋入 LMK04828 的 CLKIN1 和 CLKIN0。LMK04828 用于時(shí)鐘分配模式,可提供 FPGA 參考時(shí)鐘和 FPGA SYSREF 信號(hào)的多個(gè)副本/分頻版本。時(shí)鐘選項(xiàng)的方框圖如 圖 2-14 所示。
EVM 可配置為使用板載時(shí)鐘選項(xiàng),步驟如下: