ZHCUCT5B October 2024 – October 2025
TRF1108-DAC39RFEVM 可以配置為使用 EXT->DACCLK | LMK-> FPGA 時鐘選項。在這種用例中,用戶提供兩個時鐘信號;一個高頻 (10-15dBm) 信號連接到標(biāo)有 LMX CLKp 的 SMA 接口。該信號通過分離器路由到平衡-非平衡變壓器和 LMX1204。平衡-非平衡變壓器將單端信號轉(zhuǎn)換為差分信號,并用于對 DAC 進(jìn)行計時。第二個低頻信號是 LMK04828 的 CLKIN1 輸入。LMK04828 用于生成低頻 DAC SYSREF 信號、FPGA 參考時鐘和 FPGA SYSREF 信號。LMK04828 用于時鐘分配模式,可提供 FPGA 參考時鐘和 FPGA SYSREF 信號的多個副本或分頻版本。外部參考時鐘選項的框圖如 圖 2-15 所示。
EVM 可配置為使用外部參考時鐘選項,步驟如下: