本節(jié)按順序介紹 ADC3xRF72 EVM 上所有必要的連接。此時(shí),所有電源和信號(hào)發(fā)生器都必須斷電。
- 將 USB mini 連接器連接到 FTDI 子卡。
- 連接后,子卡上的 LED D1 應(yīng)呈綠色亮起,否則,該子卡可能已損壞并需要進(jìn)行檢查。
- 將低噪聲信號(hào)發(fā)生器連接到 SMA 連接器 J5(在 EVM 上標(biāo)記為 CLK),這將用作 ADC 的高速采樣時(shí)鐘。
- 將信號(hào)發(fā)生器設(shè)置為所需的 ADC 采樣速率,并將輸出功率設(shè)置為 9dBm。
- 連接后,信號(hào)發(fā)生器必須處于關(guān)閉狀態(tài)。
- 將低噪聲信號(hào)發(fā)生器連接到 SMA 連接器 J12(在 EVM 上標(biāo)記為 LMK CLK),這將用作 ADC EVM 的參考時(shí)鐘源。
- 將信號(hào)發(fā)生器設(shè)置為匹配器件的采樣速率,并將輸出功率設(shè)置為 9dBm。
- 連接后,信號(hào)發(fā)生器必須處于關(guān)閉狀態(tài)。
- 將低噪聲信號(hào)發(fā)生器連接到 SMA 連接器 J1(在 EVM 上標(biāo)記為 INA),這將用作 ADC 通道 A 的模擬輸入信號(hào)。
- 將 12V 5A 連接到圓筒形插頭 J31。
- 將連接到 EVM 的所有信號(hào)發(fā)生器上電。
- 驗(yàn)證所有信號(hào)發(fā)生器均已彼此鎖相。
為了獲得最佳性能,TI 建議對(duì) ADC 時(shí)鐘輸入信號(hào)和 ADC 模擬輸入信號(hào)使用帶通濾波器,這有助于限制外部噪聲對(duì) ADC 的干擾。
EVM 上有多個(gè)跳線和開關(guān),可實(shí)現(xiàn)高級(jí)控制和擴(kuò)展功能。有關(guān)更多信息,請(qǐng)參閱節(jié) 2.11。要使 EVM 默認(rèn)運(yùn)行,開關(guān)和跳線必須采用以下配置:
- J19 已安裝:從板載 DVDD09電源軌為 DVDDMEM09 ADC 電源軌供電
- J20 安裝在第二個(gè)選項(xiàng)上:安裝會(huì)將 GPIOVDD 電平設(shè)置為 1.8V
- J24 已安裝:安裝會(huì)將 ADC 和 LMK SPI 控制設(shè)置為來自 USB(通過 FTDI 芯片)
- J25 未安裝:將 GPIO0、GPIO1 和 PDN-ADC 設(shè)置為來自 FPGA(通過 FMC 連接器)
- J26 已安裝:將 GPIO 的范圍設(shè)置從 USB 獲得
- J27 已安裝:將 GPIO 的范圍設(shè)置從 USB 獲得
- J30 已安裝:控制電平位移方向
- J34 已安裝:選擇由板載 LMK04828 器件提供的 FPGA 收發(fā)器參考時(shí)鐘
- J38 未安裝:選擇來自 LMK04828 器件的 ADC SYSREF 信號(hào)源
- J40 已安裝:選擇來自板載 LMK04828 器件的 ADC JESDCLKIN 輸入
- J45 已安裝:選擇要通過 USB 觸發(fā)的 ADC 硬件復(fù)位信號(hào)
- SW2 UP
- SW3、4、6 DOWN