ZHCUD74 July 2025
本節(jié)詳細(xì)介紹 EVM 上的所有重要信號(hào)布線。
| ADC JESD 輸出(p、n) | FMC 引腳編號(hào)(p、n) | 物理布線 P/N 反轉(zhuǎn) | 原理圖網(wǎng)絡(luò)名稱(p、n) |
|---|---|---|---|
| STXOUT0 | (A18、A19) | N | DOUT0_FMC |
| STXOUT1 | (B16、B17) | N | DOUT1_FMC |
| STXOUT2 | (A14、A15) | N | DOUT2_FMC |
| STXOUT3 | (B12、B13) | N | DOUT3_FMC |
| STXOUT4 | (A2、A3) | Y | DOUT4_FMC |
| STXOUT5 | (C6、C7) | Y | DOUT5_FMC |
| STXOUT6 | (A6、A7) | Y | DOUT6_FMC |
| STXOUT7 | (A10、A11) | Y | DOUT_7_FMC |
| 信號(hào)描述 | FMC 引腳編號(hào) | 原理圖網(wǎng)絡(luò)名稱 |
|---|---|---|
| 收發(fā)器基準(zhǔn)時(shí)鐘 0(P、N) | D4、D5 | MGTREFCLK0_FMC_P/N |
| 收發(fā)器基準(zhǔn)時(shí)鐘 1(P、N) | D4、D5 | MGTREFCLK1_FMC_P/N |
| JESD 應(yīng)用層時(shí)鐘 | G6、G7 | LMK_CORECLK_P/N |
| SYSREF | G9、G10 | FPGA_SYSREF_P/N |
| 硬件同步 | H31 | GPIO_MUX_0_FPGA |
| 信號(hào)描述 | FMC 引腳編號(hào) | 原理圖網(wǎng)絡(luò)名稱 |
|---|---|---|
| 載板卡 IO 電壓電平調(diào)節(jié) | E39、F40、G39、H40 | VADJ |
| 載板電壓 IO 電平時(shí)載板卡的 SCLK | G12 | SCLK_FMC_VADJ |
| 載板電壓 IO 電平時(shí)載板卡的 SDI 寫入。是 ADC3xRF72 和 LMK04828 的 SDI 線路 | G13 | SDI_FMC_VADJ |
| 載板電壓 IO 電平時(shí)載板卡的 SDO 讀取。是 ADC3xRF72 和 LMK04828 的 SDO 線路 | G15 | SDO_FMC_VADJ |
| LMK04828 的 SPI 芯片選擇 | G16 | CSb_LMK_FMC_VADJ |
| 載板電壓 IO 電平時(shí)載板卡的 ADC3xRF72 SPI 的 SPI 芯片選擇 | C18 | SEN_ADC_FMC_VADJ |
| 低電平有效 ADC3xRF72 硬件復(fù)位 | H13 | RSTb_ADC_FMC_VADJ |
| ADC3xRF72 斷電 | H14 | PDN_ADC_FMC_VADJ |
| I2C 時(shí)鐘 | C30 | SCL_FMC |
| I2C 數(shù)據(jù) | C31 | SDA_FMC |