ZHCSZ83 November 2025 ADC32RF72
PRODUCTION DATA
8 個(gè) DDC 的每個(gè)輸入端都有多個(gè)不同的多路復(fù)用器,如圖 7-12 所示。每個(gè) DDC 都有 DDC_REAL_DATA_MUX 和 DDC_INPUT_DATA_TYPE_MUX。DDC 輸入數(shù)據(jù)類型基于 ddc_mode 設(shè)置。
可以對(duì)以下參數(shù)進(jìn)行編程:
系統(tǒng)參數(shù)名稱 | 尺寸 | 默認(rèn)值 | 訪問 | 說明 |
|---|---|---|---|---|
| DDC_AVG__SEL{0,2} | 3 | .. | R/W | 選擇要在 2x AVG 中取平均值的兩個(gè)數(shù)據(jù)流作為多路復(fù)用器 DDC_REAL_DATA_MUX[3:0]/[7:4] 的共享輸入。 0:dsp_out[0] 和 dsp_out[1] 的平均值。 1:dsp_out[0] 和 dsp_out[2] 的平均值。 2:dsp_out[0] 和 dsp_out[3] 的平均值。 3:dsp_out[1] 和 dsp_out[2] 的平均值。 4:dsp_out[1] 和 dsp_out[3] 的平均值。 5:dsp_out[2] 和 dsp_out[3] 的平均值。 |
| DDC_IN_SRC_SEL{0..7} | 5 | .. | R/W | 選擇 DDC{0..7} 的數(shù)據(jù)源。所有 DDC 數(shù)據(jù)必須僅來自其中一個(gè)多路復(fù)用器。 0:dsp_out[0] 作為 DDC 的實(shí)數(shù)輸入。 1:dsp_out[1] 作為 DDC 的實(shí)數(shù)輸入。 2:dsp_out[2] 作為 DDC 的實(shí)數(shù)輸入。 3:dsp_out[3] 作為 DDC 的實(shí)數(shù)輸入。 4:第一個(gè) 2x AVG 塊 (DDC_AVG_SEL_0/2) 塊的輸出作為 DDC 的實(shí)數(shù)輸入。 5:第二個(gè) 2x AVG 塊 (DDC_AVG_SEL_1/3) 塊的輸出作為 DDC 的實(shí)數(shù)輸入。 6:dsp_out[0]、dsp_out[1]、dsp_out[2] 和 dsp_out[3] 的平均值作為 DDC 的實(shí)數(shù)輸入。 |
| DDC_EN_CTRL | 8 | 0 | R/W | 獨(dú)立 DDC 使能控制。每個(gè)位對(duì)應(yīng)一個(gè) DDC,其中 LSB 對(duì)應(yīng) DDC0。如果設(shè)置了使能位,則使能相應(yīng)的 DDC。 位 0:DDC0 斷電控制。 位 1:DDC1 斷電控制。 位 2:DDC2 斷電控制。 位 3:DDC3 斷電控制。 位 4:DDC4 斷電控制。 位 5:DDC5 斷電控制。 位 6:DDC6 斷電控制。 位 7:DDC7 斷電控制。 |
| DDC_MODE_SEL | 3 | 0 | R/W | 選擇所有 DDC 共享的 DDC 模式。 0:直通模式;特定 DDC 未使用 1:提供給 DDC 的實(shí)數(shù)輸入(來自 DDC_REAL_DATA_MUX)經(jīng)過低通濾波,并按抽取因子進(jìn)行下采樣。 2:提供給 DDC 的實(shí)數(shù)輸入(來自 DDC_REAL_DATA_MUX)與 NCO 混合,產(chǎn)生復(fù)數(shù)輸出。復(fù)數(shù)輸出經(jīng)過低通濾波,并按抽取因子進(jìn)行下采樣。 |