ZHCSY58A May 2025 – October 2025 DP83826AE , DP83826AI
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
DP83826Ax 采用 RMII 規(guī)范(版本號(hào):1.2)中規(guī)定的簡(jiǎn)化媒體獨(dú)立接口 (RMII)。該接口旨在為第 22 條中指定的 IEEE 802.3 MII 提供一種引腳數(shù)更少的替代方案。從架構(gòu)上講,RMII 規(guī)范在 MII 的任一側(cè)提供了一個(gè)額外的調(diào)節(jié)層,但在沒(méi)有 MII 的情況下可實(shí)現(xiàn)。DP83826Ax 提供兩種類型的 RMII 操作:RMII 從模式和 RMII 主模式。RMII 主工作模式下,通過(guò)連接 XI 引腳的 25MHz CMOS 級(jí)振蕩器、連接 XI 與 XO 引腳的 25MHz 晶體為 DP83826Ax 供電。50MHz 輸出時(shí)鐘以 DP83826Ax 為基準(zhǔn),可連接到 MAC。在 RMII 從工作模式下,DP83826Ax 由連接到 XI 引腳的 50MHz CMOS 電平振蕩器供電,并且與 MAC 共用同一個(gè)時(shí)鐘。或者,在 RMII 從模式下,PHY 可通過(guò)主機(jī) MAC 提供的 50MHz 時(shí)鐘運(yùn)行。
RMII 規(guī)范具有以下特性:
該模式下,發(fā)送與接收路徑均采用 50MHz 內(nèi)部基準(zhǔn)時(shí)鐘,每個(gè)時(shí)鐘周期可傳輸 2 比特?cái)?shù)據(jù)。
RMII 信號(hào)具體匯總?cè)缦拢?/p>
| 功能 | 引腳 |
|---|---|
| 接收數(shù)據(jù)線 | TX_D[1:0] |
| 傳輸數(shù)據(jù)線 | RX_D[1:0] |
| 接收控制信號(hào) | TX_EN |
| 發(fā)送控制信號(hào) | CRS_DV |
圖 8-3 使用外部 50MHz CMOS 電平振蕩器的 RMII
從模式信令
圖 8-5 RMII 主信令TX_D[1:0] 上的數(shù)據(jù)以 RMII 主模式和從模式下的 50MHz 時(shí)鐘為基準(zhǔn)鎖存在 PHY 上。RX_D[1:0] 上的數(shù)據(jù)以 50MHz 時(shí)鐘為基準(zhǔn)提供。
此外,CRX_DV 可被配置為 RX_DV 信號(hào)。它可以通過(guò)一種更簡(jiǎn)單的方法恢復(fù)接收數(shù)據(jù),而無(wú)需將 RX_DV 與 CRS_DV 指示分開。