ZHCSNL1A December 2024 – March 2025 TAS6754-Q1
PRODUCTION DATA
STBY 引腳低電平有效。置為有效時,STBY 引腳會將器件設(shè)置為 DEEP SLEEP 狀態(tài)。在該模式下,器件的電流降低,同時輸出引腳被置于高阻態(tài)。所有內(nèi)部模擬偏置均被禁用。在 DEEP SLEEP 模式下以及存在 DVDD 時,I2C 總線有效,內(nèi)部寄存器有效。
該引腳具有 110kΩ 內(nèi)部下拉電阻器。