ZHCSVC0 May 2025 TPS4816-Q1
PRODUCTION DATA
CI2t 可對過流保護延遲 (tOC_MIN) 進行編程,而 CTMR 可對自動重試時間 (tRETRY) 進行編程。一旦 CS1+ 和 CS1– 之間的電壓超過設定點 (V(OCP)),CI2t 電容器即開始充電,充電電流與 ILOAD2 – IOC2 電流成比例。
在 CI2t 充電至 V(I2t_OC) 后,GATE 將拉低至 SRC,同時關(guān)斷主 FET 且 FLT 置為低電平有效。發(fā)布此事件后,自動重試行為將開始。CTMR 開始以 2.5μA 上拉電流充電,直到電壓達到 V(TMR_HIGH) 電平為止。達到此電平之后,電容器開始以 2.5μA 下拉電流放電。
電壓達到 V(TMR_LOW) 電平后,電容器再次以 2.5μA 上拉電流開始充電。經(jīng)過 CTMR 的 32 個充放電周期后,F(xiàn)ET 重新導通,FLT 在置為無效延遲后置為無效。