ZHCSWN0A June 2024 – September 2024 TXS0102V-Q1
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
TI 建議采用較短的 PCB 布線長度進(jìn)行仔細(xì)的 PCB 布局,以避免過多容性負(fù)載并確定發(fā)生正確的 O.S. 觸發(fā)。PCB 信號布線長度應(yīng)保持足夠短,以使任何反射的往返延遲小于單穩(wěn)態(tài)持續(xù)時間。這可讓任何反射在驅(qū)動器處都遇到低阻抗,從而提高信號完整性。O.S. 電路設(shè)計為保持約 30ns 時間。
可驅(qū)動的集總負(fù)載的最大電容也直接取決于單穩(wěn)態(tài)持續(xù)時間。對于非常重的容性負(fù)載,在信號完全驅(qū)動到正電源軌之前,單穩(wěn)態(tài)可能會超時。已設(shè)置 O.S. 持續(xù)時間,以在動態(tài) ICC、負(fù)載驅(qū)動能力和最大比特率這些注意事項(xiàng)之間實(shí)現(xiàn)更好的權(quán)衡。PCB 布線長度和連接器都增加了 TXS0102V-Q1 器件輸出的電容,因此建議考慮此集總負(fù)載電容,以避免 O.S. 再觸發(fā)、總線爭用、輸出信號振蕩或其他不利的系統(tǒng)級影響。