ZHCUBZ9 May 2024
ULC1001 可配置為在不同的 ISR 周期運(yùn)行,以適應(yīng)不同類型的鏡頭蓋系統(tǒng)。ISR 周期與 ADC 采樣率 Fs 成反比,與有源突發(fā)的最小頻率步長 512 成反比。ISR 周期可以通過更改硬件寄存器 ULC_RX_mode_cfg 來進(jìn)行調(diào)整,該值必須等于軟件寄存器 USER_Params_fs_Hz_Q9。硬件寄存器會設(shè)置用于配置 Fs 的 PLL 時鐘分頻比。軟件寄存器用于配置算法設(shè)置,以處理電流和電壓檢測數(shù)據(jù)。關(guān)系為 ISR 周期 = 512/Fs,其中 512 是 USER_Params_blockSize。
默認(rèn) ISR 周期為 512/500ksps = 1.024ms。GUI 中的所有時序(例如持續(xù)時間或延遲)都按 ISR 周期縮放。當(dāng) FS 發(fā)生更改時,GUI 會相應(yīng)地更新時序。建議的采樣率為 400ksps 和 500ksps。
當(dāng) ADC 采樣率發(fā)生更改時,所有有源突發(fā)的 Delta_Freq 設(shè)置也會更改。關(guān)系為 Delta_Freq = Fs/N,其中 N 是樣本數(shù)。驅(qū)動高 Q 傳感器時,可以通過設(shè)置最小 Fs 和最大 N 來最小化 Delta_Freq。有效樣本數(shù)為 512、1024 和 2048。
要實現(xiàn)較低的采樣率并最終降低最小輸出頻率,請啟用手動時鐘模式。手動時鐘模式以及 40MHz、60MHz 和 80MHz 的有效 PLL 時鐘。在手動時鐘模式下,所有突發(fā)時序和有源模式突發(fā)頻率必須進(jìn)行適當(dāng)縮放。請參閱 ULC1001-Q1 數(shù)據(jù)表,了解將 PLL 時鐘更改為 80MHz 和調(diào)整所有相關(guān)寄存器的示例。
| ULC_SAR_SAMP_RATES | 設(shè)定內(nèi)部 ADC 采樣速率。還必須將 USER_Params_fs_Hz_Q9 設(shè)置為相同的值。 |
| USER_Params_numSamples | 設(shè)置樣本數(shù)。必須設(shè)置為等于 USER_Params_blockSize*USER_Params_numStages,其中 USER_Params_blockSize = 512(請勿更改)。GUI 會將 USER_Params_numStages 更改為有效設(shè)置 1、2、4。 |