ZHCSY58A May 2025 – October 2025 DP83826AE , DP83826AI
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
對于二進(jìn)制到 MLT-3 的轉(zhuǎn)換,通過將 NRZI 編碼器輸出的串行二進(jìn)制數(shù)據(jù)流轉(zhuǎn)換為兩個具有交替相位邏輯“1”事件的二進(jìn)制數(shù)據(jù)流的方式實現(xiàn)。對于這兩個二進(jìn)制數(shù)據(jù)流,隨后會被饋送至將電壓轉(zhuǎn)換為電流,并且會交替驅(qū)動發(fā)送變壓器初級繞組任一側(cè)的雙絞線輸出驅(qū)動器,進(jìn)而產(chǎn)生最小電流的 MLT-3 信號。
由 PMD 輸出對共用驅(qū)動器提供的 100BASE-TX MLT-3 信號的轉(zhuǎn)換速率是受控的。選擇交流耦合磁性元件以滿足 TP-PMD 標(biāo)準(zhǔn)轉(zhuǎn)換時間(3ns < TRISE(及 TFALL)<5ns)時,必須考慮轉(zhuǎn)換速率。