ZHCSV74A June 2024 – July 2025 DRV2911-Q1
PRODUCTION DATA
典型的 ULC 應(yīng)用利用主機(jī)處理器來配置 ULC1001-Q1 控制器,后者隨后將 PWM 信號(hào)驅(qū)動(dòng)至 DRV2911-Q1。驅(qū)動(dòng)壓電式 LCS 之前,DRV2911-Q1 輸出可通過一個(gè) LC 濾波器。檢測(cè)電阻與 OUTA 驅(qū)動(dòng)器輸出成一條直線放置,并且在任一側(cè)均具有電流檢測(cè)連接,這些連接會(huì)路由回控制器器件。此外,LCS 上的電壓檢測(cè)連接會(huì)路由至控制器。
使用 DRV2911-Q1 的 AVDD 引腳為 ULC1001-Q1 供電時(shí),必須使用主機(jī)處理器來控制 DRV2911-Q1 RESETZ 引腳?;蛘?,可以使用連接到 PVDD 的電阻分壓器將 RESETZ 設(shè)置為高電平。在低功耗復(fù)位模式下(RESETZ = 低電平),AVDD 將被禁用,并將 ULC1001-Q1 斷電。
對(duì) ULC1001-Q1 使用獨(dú)立電源時(shí),可以使用 ULC_TX_mode_cfg2 寄存器將 SDZ_OUT 引腳連接到 RESETZ 以控制 DRV2911-Q1 功能模式。硬件接口 中概述了 SLEW 和 OCP 的其他 DRV2911-Q1 硬件接口引腳設(shè)置,這些設(shè)置因系統(tǒng)設(shè)計(jì)而異。
表 6-1 概述了對(duì)原理圖圖 7-2 中所示的無源器件的建議。
最后,應(yīng)根據(jù)驅(qū)動(dòng) LCS 所需的電流和電壓電平來設(shè)置 R1 至 R6 的電阻值。請(qǐng)參閱下一節(jié)節(jié) 7.2.2了解詳細(xì)信息。R5 被拉高至 ULC1001-Q1 的 VDD 電源 (1.8V)。