ZHCSLW7B August 2022 – October 2023 DRV8462
PRODUCTION DATA
流經(jīng)電機繞組的電流由 PWM 電流調(diào)節(jié)電路進行調(diào)節(jié)。當 H 橋被啟用時,通過繞組的電流以一定的速率上升,該速率取決于電源電壓、繞組電感和存在的反電動勢大小。當電流達到電流調(diào)節(jié)閾值時,電橋會進入衰減模式并持續(xù)一段時間(關(guān)斷時間),以便減小電流,如9 所示。關(guān)斷時間結(jié)束后,將重新啟用電橋,開始另一個 PWM 循環(huán)。
PWM 調(diào)節(jié)電流由比較器設(shè)置,該比較器監(jiān)測與低側(cè)功率 MOSFET 并聯(lián)的電流檢測 MOSFET 兩端的電壓。當器件配置為采用 H/W 接口時,電流檢測 MOSFET 通過基準電流進行偏置,該基準電流是電流模式正弦加權(quán) DAC 的輸出,其滿量程基準電流通過 VREF 引腳的電壓進行設(shè)置。使用 SPI 接口工作時,兩個寄存器(TRQ_DAC 和 ISTSL)可以進一步調(diào)節(jié)基準電流。
使用方程式 15 計算 H/W 接口的滿量程調(diào)節(jié)電流。
對于 SPI 接口,8 位 TRQ_DAC 寄存器會進一步調(diào)節(jié)滿量程電流,如方程式 15 所示。有關(guān) TRQ_DAC 設(shè)置,請參閱表 7-16。
| TRQ_DAC | 電流標量 |
|---|---|
| 11111111b(默認值) | 100% |
| 11111110b | 99.61% |
| 11111101b | 99.22% |
| 11111100b | 98.83% |
........ | ........ |
| 00000000b | 0.39% |
當未施加 STEP 脈沖并且電機保持在同一位置時,另一個 8 位寄存器 ISTSL 會對保持電流 (IHOLD) 進行編程。轉(zhuǎn)換到較低的保持電流值時,會降低電機和驅(qū)動器的功率損耗。有關(guān)詳細信息,請參閱靜止省電模式。
| ISTSL | 保持當前值 |
|---|---|
| 11111111b | 100% |
| 11111110b | 99.61% |
| 11111101b | 99.22% |
11111110b | 98.83% |
........ | ........ |
10000000b(默認值) | 50.39% |
| ........ | ........ |
| 00000000b | 0.39% |