ZHCSXY0A March 2025 – December 2025 TPS65214
PRODUCTION DATA
在此示例中,使用單個(gè) TPS65214 PMIC 為通用處理器供電。此配電網(wǎng)絡(luò) (PDN) 顯示了一個(gè)為降壓穩(wěn)壓器和 LDO 供電的 3.3V 輸入電源。由于 Buck1 是具有最高電流能力的穩(wěn)壓器,因此將它分配去為處理器的 CORE 電源軌供電。Buck3 被分配為應(yīng)用 DRAM 的 VDDQ 供電。GPIO/VSEL 多功能引腳配置為 GPIO,用于控制進(jìn)行 3.3V 供電的分立式電源開(kāi)關(guān)的供電順序。Buck2 為系統(tǒng)提供 1.8V IO 電壓,以支持配套 WiFi 器件等外設(shè)的電流要求。低噪聲 LDO1 為 SoC 模擬電路供電,LDO2 為 2.5V 的外設(shè)電源軌供電。