ZHCSYV7B July 2010 – September 2025 UCC28070-Q1
PRODUCTION DATA
UCC28070-Q1 包含兩個獨(dú)立電路,專門用于根據(jù) VSENSE 或 SS 引腳的偏置條件禁用 GDx 輸出。
第一項(xiàng)是 PFC 使能功能,其監(jiān)測 VVSENSE 并在輸出預(yù)充電至標(biāo)稱設(shè)定點(diǎn)約 25% 之前暫停軟啟動及整體 PFC 功能。在 VVSENSE 達(dá)到 0.75V 之前,幾乎所有內(nèi)部電路均被禁用。當(dāng) VVSENSE 超過 0.75V 且 VVAO < 0.75V 后,振蕩器、乘法器和電流合成器被啟用,SS 電路開始緩升 SS 引腳電壓。
第二項(xiàng)電路提供外部接口以模擬內(nèi)部故障條件,可在不完全禁用電壓環(huán)路和乘法器的情況下禁用 GDx 輸出。通過外部將 SS 引腳拉至 0.6V 以下,可立即禁用 GDx 輸出并保持低電平。若不存在其他故障條件,當(dāng)外部 SS 引腳的下拉釋放后,PWM 操作將恢復(fù)正常。外部下拉電阻的阻值必須足夠小,以確保在 SS 電壓降至禁用閾值以下時能壓倒內(nèi)部 1.5mA 自適應(yīng) SS 上拉電流。TI 建議使用 RDS(on) < 100? 的 MOSFET,以確保 SS 引腳被充分拉低至禁用閾值以下。