ZHCS218G July 2011 – February 2025 DRV8804
PRODUCTION DATA
| 引腳 | I/O(1) | 說明 | 外部組件 或連接 | |||
|---|---|---|---|---|---|---|
| 名稱 | SOIC | HTSSOP | SOT-23-THN | |||
| 電源和接地 | ||||||
| GND | 5、6、7、 14、15、16 | 5、12、PPAD | 5.12,PPAD | — | 器件接地 | 所有引腳都必須接地。 |
| VM | 1 | 1 | 1 | — | 器件電源 | 連接到電機電源 (8.2V - 60V)。 |
| 控制 | ||||||
| LATCH | 13 | 11 | 11 | I | 鎖存輸入 | 上升沿將移位寄存器鎖存至輸出級 – 內(nèi)部下拉 |
| nENBL | 10 | 8 | 8 | I | 使能輸入 | 低電平有效使能輸出 – 內(nèi)部下拉 |
| 復(fù)位 | 11 | 9 | 9 | I | 復(fù)位輸入 | 高電平有效復(fù)位輸入初始化內(nèi)部邏輯 – 內(nèi)部下拉 |
| SCLK | 17 | 13 | 13 | I | 串行時鐘 | 串行時鐘輸入 – 內(nèi)部下拉 |
| SDATIN | 18 | 14 | 14 | I | 串行數(shù)據(jù)輸入 | 串行數(shù)據(jù)輸入 – 內(nèi)部下拉 |
| SDATOUT | 19 | 15 | 15 | O | 串行數(shù)據(jù)輸出 | 串行數(shù)據(jù)輸出;推挽結(jié)構(gòu);有關(guān)詳細信息,請參閱串行接口部分 |
| 狀態(tài) | ||||||
| nFAULT | 20 | 16 | 16 | OD | 故障 | 在故障條件下(過熱、過流)時為邏輯低電平 |
| 輸出 | ||||||
| OUT1 | 3 | 3 | 3 | O | 輸出 1 | 連接至負載 1 |
| OUT2 | 4 | 4 | 4 | O | 輸出 2 | 連接至負載 2 |
| OUT3 | 8 | 6 | 6 | O | 輸出 3 | 連接至負載 3 |
| OUT4 | 9 | 7 | 7 | O | 輸出 4 | 連接至負載 4 |
| VCLAMP | 2 | 2 | 2 | — | 輸出鉗位電壓 | 連接到 VM 電源,或?qū)R納二極管連接到 VM 電源 |