ZHCSKB5B October 2019 – November 2025 LMR36510
PRODUCTION DATA
每當輸出電壓超出調節(jié)范圍時,便可使用 LMR36510 的電源正常標志功能(PG 輸出引腳)來復位系統(tǒng)微處理器。該開漏輸出在電流限值和熱關斷等故障條件下以及正常啟動期間變?yōu)榈碗娖?。干擾濾波器可防止在輸出電壓的短時偏移(例如在線路和負載瞬態(tài)期間)時出現(xiàn)錯誤標志。持續(xù)時間少于 tPG 的輸出電壓偏移不會觸發(fā)電源正常標志。通過參考圖 7-1 和圖 7-2,可以更好地理解電源正常運行。請注意,在初始上電期間,從 EN 置為有效到電源正常標志變?yōu)楦唠娖降倪^程中,會插入約 4ms(典型值)的延遲。該延遲僅在啟動期間發(fā)生,在電源正常功能的正常運行期間不會發(fā)生。
電源正常輸出包含一個開漏 NMOS,需要一個外部上拉電阻器連接到合適的邏輯電源。還可以根據(jù)需要通過適當?shù)碾娮杵鲗⑵渖侠?VCC 或 VOUT。如果不需要此功能,則必須將 PG 引腳接地。當 EN 拉低時,標志輸出也被強制為低電平。在 EN 為低電平時,只要輸入電壓為 ≥2V(典型值),電源正常輸出就保持有效。將流入該引腳的電流限制為 ≤ 4mA。
圖 7-1 靜態(tài)電源正常運行
圖 7-2 電源正常時序行為