ZHCSZA7 December 2025 MCT8376Z-Q1
PRODUCTION DATA
硬件接口器件將四個 SPI 引腳轉換為四個可通過電阻器配置的輸入端,即 ADVANCE、MODE、GAIN_SLEW_tLOCK 和 DIR。DIR 引腳為兩級輸入(邏輯電平),而 ADVANCE、MODE、GAIN_SLEW_tCLK 為七級配置輸入。
硬件接口讓應用設計人員可通過將引腳連接為邏輯高電平或邏輯低電平,或使用簡單的上拉或下拉電阻,進行常用的器件設置配置。因此,外部控制器不再需要 SPI 總線。一般故障信息仍可通過 nFAULT 引腳獲得。
有關硬件接口的更多信息,請參閱 節(jié) 7.3.9。