ZHCSXI0A October 2024 – December 2024 BQ25190
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
當(dāng) SYS 由于 SYS 斷電條件而斷電時(shí),會(huì)實(shí)施斷電序列,該條件可以是運(yùn)輸模式進(jìn)入,HW_RESET,或 SYS 被設(shè)置為下拉模式(SYS_MODE 被設(shè)置為 11)。圖 7-10 顯示了斷電序列時(shí)序。斷電序列是從滿足 SYS 斷電條件到使 SYS 斷電。
在 SYS 斷電條件下,SEQUENCE_PG 位會(huì)立即被設(shè)置為 0。在 SEQUENCE_PG 被設(shè)置為 0 之后 tSEQ_DELAY,序列電源軌會(huì)按“d”、“c”、“b”和“a”的順序禁用。如果 GPIO 被配置為序列發(fā)生器輸出,則這些引腳會(huì)在“d”、“c”、“b”或“a”處應(yīng)用相應(yīng)的拉高,以禁用外部負(fù)載或電源軌。所有獨(dú)立模式電源軌會(huì)在“d”處被禁用(如果尚未禁用)。在“a”之后 tSEQ_DELAY,輸入 FET 和電池 FET 關(guān)斷,然后 SYS 被拉至 GND。如果沒有集成電源軌處于序列模式并且沒有 GPIO 被配置為序列發(fā)生器輸出,則當(dāng)接收到 SYS 斷電請求時(shí),所有獨(dú)立模式電源軌都會(huì)在“d”處被禁用。在“a”之后,輸入 FET 和電池 FET 關(guān)斷。然后,SYS 被拉至 GND。