ZHCSV22 November 2025 ISOW6441 , ISOW6442
ADVANCE INFORMATION
ISOW644x 器件在 VDD 和 VDDL 電源上具有內(nèi)置的 UVLO 并且存在正向和負(fù)向閾值及遲滯。電源轉(zhuǎn)換器電源 (VDD) 需要高于 UVLO 才能使電源轉(zhuǎn)換器正常工作。邏輯電源 (VDDL) 需要高于 UVLO 才能使信號路徑正常工作。
當(dāng) VDD 電壓在上電期間超過正向 UVLO 閾值時,直流/直流轉(zhuǎn)換器會進(jìn)行初始化,同時電源轉(zhuǎn)換器占空比會以受控的方式增加。此軟啟動方案會限制從 VDD 電源獲取的初級峰值電流,并以受控方式為 VISO 輸出充電,從而避免出現(xiàn)過沖。隔離式數(shù)據(jù)通道的輸出會處于不確定狀態(tài),直到 VDD 電壓超過正向 UVLO 閾值。當(dāng)次級側(cè) VISO 引腳上的電壓超過 UVLO 正向閾值時,反饋數(shù)據(jù)通道開始向初級控制器提供反饋。調(diào)節(jié)環(huán)路會接管,而隔離式數(shù)據(jù)通道會進(jìn)入相應(yīng)輸入通道定義的正常狀態(tài)或默認(rèn)狀態(tài)。設(shè)計中必須考慮留出足夠的時間裕度(通常為 10ms 并使用 10μF 負(fù)載電容),以便在系統(tǒng)功能考慮有效的數(shù)據(jù)通道前完成此上電序列。
當(dāng) VDD 電源丟失時,初級側(cè)直流/直流轉(zhuǎn)換器會在達(dá)到 UVLO 閾值下限時關(guān)斷。然后,VISO 電容器會根據(jù)外部負(fù)載情況進(jìn)行放電。VISO 一側(cè)的隔離式數(shù)據(jù)輸出會短暫返回默認(rèn)狀態(tài),這時 VISO 會放電至零。