ZHCSU60A May 2023 – January 2024 PCMD3180-Q1
PRODUCTION DATA
除了增益校準(zhǔn)外,每個(gè)通道的相位延遲可進(jìn)行精細(xì)校準(zhǔn)或調(diào)整,步長為一個(gè)調(diào)制器時(shí)鐘周期,相位誤差的周期范圍為 0 至 255。調(diào)制器時(shí)鐘為 6.144MHz(輸出數(shù)據(jù)采樣速率為 48kHz 的倍數(shù)或約數(shù))或 5.6448MHz(輸出數(shù)據(jù)采樣速率為 44.1kHz 的倍數(shù)或約數(shù)),與數(shù)字麥克風(fēng)使用的 PDMCLK 頻率無關(guān)。對于許多必須在每個(gè)通道之間以高分辨率進(jìn)行相位匹配的應(yīng)用(包括由外部元件或麥克風(fēng)導(dǎo)致的任何通道間相位不匹配),該功能非常有用。表 6-12 展示了通道相位校準(zhǔn)的可用可編程選項(xiàng)。
| P0_R64_D[7:0]:CH1_PCAL[7:0] | 輸入通道 1 的通道相位校準(zhǔn)設(shè)置 |
|---|---|
| 0000 0000 = 0d(默認(rèn)) | 輸入通道 1 相位校準(zhǔn),無延遲 |
| 0000 0001 = 1d | 輸入通道 1 相位校準(zhǔn)延遲設(shè)置為一個(gè)調(diào)制器時(shí)鐘周期 |
| 0000 0010 = 2d | 輸入通道 1 相位校準(zhǔn)延遲設(shè)置為兩個(gè)調(diào)制器時(shí)鐘周期 |
| … | … |
| 1111 1110 = 254d | 輸入通道 1 相位校準(zhǔn)延遲設(shè)置為 254 個(gè)調(diào)制器時(shí)鐘周期 |
| 1111 1111 = 255d | 輸入通道 1 相位校準(zhǔn)延遲設(shè)置為 255 個(gè)調(diào)制器時(shí)鐘周期 |
同樣,可以分別使用 CH2_PCAL (P0_R69) 到 CH8_PCAL (P0_R99) 寄存器位來配置輸入通道 2 到通道 8 的通道相位校準(zhǔn)設(shè)置。