ZHCSYS0A August 2025 – October 2025 ADC34RF72
PRODUCTION DATA
大多數時間域數字轉換器都需要進行直流耦合,以便監(jiān)測直流或低頻信號。這一要求強制該設計使用直流耦合全差分放大器,以將前面板的單端信號轉換為 ADC 的差分信號。此設計使用一個差分放大器。該 LMH5401 放大器具有 8GHz 的增益帶寬積,足以支持 1GHz 帶寬數字轉換器。LMH5401 具有 8dB 的增益和 11dB 的噪聲系數。
ADC 的輸入端設有一個抗混疊低通濾波器,用于限制進入 ADC 的輸入信號帶寬。該放大器還會對前端噪聲進行帶寬限制,以防止混疊噪聲降低整個系統的信噪比。需按照示波器規(guī)定的最大輸入信號帶寬來設計此濾波器。之后,可以通過 FPGA 或 ASIC 中的數字濾波器重新配置輸入帶寬,從而將示波器的輸入帶寬限制在小于最大帶寬的范圍。
表 8-2 列出了多種推薦的放大器頻率范圍。
| 器件型號 | 帶寬 | 功耗 |
|---|---|---|
| THS4509 | 1.9GHz | 125mW |
| LMH5401 | 8GHz | 185mW |
| TRF1305 | 7GHz | 495mW |