ZHCSYS0A August 2025 – October 2025 ADC34RF72
PRODUCTION DATA
ADC34RF72 是一款單核(非交錯)16 位、1.5GSPS、四通道模數(shù)轉(zhuǎn)換器 (ADC)。該設計更大限度地提高了信噪比 (SNR) 并提供 -163.7dBFS/Hz 的噪聲頻譜密度。在向 2 個或 4 個 ADC 輸入提供輸入信號時,可以使用內(nèi)部數(shù)字均值計算將 NSD 改善至低至 -168.7dBFS/Hz。
模擬信號輸入經(jīng)過緩沖,并支持 50Ω、100Ω 和 200Ω 的可編程內(nèi)部端接阻抗。全功率輸入帶寬為 1.8GHz (-3dB),并且該器件支持直接射頻采樣,輸入頻率為直流到 L 頻帶。ADC34RF72 旨在實現(xiàn)低殘余相位噪聲,從而支持高性能雷達應用。
該器件包含多種數(shù)字處理功能,例如用于均衡的 96 抽頭/通道可編程 FIR 濾波器、12 位小數(shù)延遲濾波器和多個數(shù)字下變頻器 (DDC)。有八個數(shù)字下變頻器支持 /2、/3 和 /5 的抽取因子。48 位 NCO 支持相位同調(diào)跳頻。使用 GPIO 引腳進行 NCO 頻率控制,可以在不到 1μs 的時間內(nèi)實現(xiàn)跳頻。數(shù)字下變頻器為各種瞬時帶寬 (IBW) 要求提供支持,從采用 /2 復數(shù)抽取的寬帶模式到復數(shù)抽取為 /32768 的窄帶寬信道。最終的 /2 抽取級具有可編程濾波器系數(shù)。
該器件支持具有子類 1 確定性延時的 JESD204B/C 串行數(shù)據(jù)接口,使用 64b/66b 和 8b/10b 編碼,具有高達 24.75Gbps 的數(shù)據(jù)速率。使用這兩個接口選項,ADC34RF7x 可以輸出全頻譜(DDC 旁路)和抽取數(shù)據(jù)。此外,串行器/解串器 PLL(通道速率/(8 x k))可輸出到 FPGA,以簡化系統(tǒng)時鐘。
該器件需要 3 個不同的電源軌:1.8V、1.2V 和 0.9V。