ZHCSYS0A August 2025 – October 2025 ADC34RF72
PRODUCTION DATA
支持兩種不同的抽取模式,并且必須將所有 8 個 DDC 配置為相同的模式:
每個 DDC 都有一個使能控制信號。如果禁用 DDC,則輸出為零。以下塊是 DDC 信號鏈的一部分:
當(dāng)基礎(chǔ)因子為 3 或 5 時,所有 DDC 必須共享相同的抽取因子設(shè)置。但是,當(dāng)基本因子為 1(抽取因子為 2 的冪)時,每個 DDC 都可以具有獨立的抽取因子,因為每個 DDC 都有一個采樣重復(fù)因子塊。當(dāng)每個 DDC 配置為不同的抽取因子時,會調(diào)整每個 DDC 的采樣重復(fù)因子,以便所有 DDC 輸出都與最高數(shù)據(jù)速率 DDC 進(jìn)行速率匹配。例如,如果兩個 DDC 處于活動狀態(tài),一個 DDC 配置為 4 倍抽取率,另一個配置為 16 倍抽取率,則配置為 16 倍抽取率的 DDC 通過將采樣重復(fù) 4 次自動獲得與 4 倍抽取率匹配的速率。成功配置后,可以回讀每個 DDC 的重復(fù)因子。
可以對以下參數(shù)進(jìn)行編程:
| 函數(shù)名稱 | 尺寸 | 默認(rèn)值 | 訪問 | 說明 |
|---|---|---|---|---|
| DDC{0..7}_DECIMATION_FACTOR_LSB | 8 | 1 | R/W | 設(shè)置 DDC 的 16 位抽取因子的位 [15:0]??赡艿某槿∫蜃訛椋?/p> [2, 3, 4, 5, 6, 8, 10, 12, 16, 20, 24, 32, 40, 48, 64, 80, 96, 128, 256, 512, 1024, 2048, 4096, 8192, 16384, 32768] |
| DDC{0..7}_DECIMATION_FACTOR_MSB | 8 | 0 | R/W | |
| DDC{0..7}_REPEAT_FACTOR_LSB | 8 | 1 | R | DDC 的 14 位重復(fù)因子的位 [13:0]。 |
| DDC{0..7}_REPEAT_FACTOR_MSB | 6 | 0 | R | |
| DDC{0..7}_PFIR_EN | 1 | 0 | R/W | 控制 DDC_PFIR 使能。 0:禁用 DDC_PFIR,固定抽取濾波器用作最后一級濾波器。 1:使能 DDC_PFIR,可編程抽取濾波器用作最后一級濾波器。 |
| DDC{0..7}_PFIR_MODE_SEL | 1 | 0 | R/W | 選擇 DDC_PFIR 模式。 0:單通道模式。 1:雙通道模式。 |
| DDC{0..7}_PFIR_NUM_TAPS | 7 | 0 | R/W | DDC_PFIR 在給定模式下使用的抽頭數(shù)。在單通道模式下可以是任意值。在雙通道模式下必須為偶數(shù)。 1...96:DDC_PFIR 使用的抽頭數(shù)。 |
| DDC{0..7}_PFIR_TAPS | 1632 | 0 | R/W |
設(shè)置 DDC_PFIR 塊的 96 個抽頭。 單通道模式:多達(dá) 96 個抽頭施加到 ddc_pfir_input[0]。 雙通道模式:每個 ddc_pfir_input 多達(dá) 48 個抽頭。前 48 個抽頭施加到 ddc_pfir_input[0]。后 48 個抽頭施加到 ddc_pfir_input[1]。 |
| DDC{0..7}_EQ_EN | 1 | 0 | R/W | 控制 DDC_EQ 使能。 0:DDC_EQ 已禁用且旁路。 1:DDC_EQ 已使能,DDC_EQ 濾波器應(yīng)用于 DDC 輸出。 |
| DDC{0..7}_EQ_MODE_SEL | 3 | 0 | R/W | 選擇 DDC_EQ 模式。 0:單通道模式。 1:雙通道模式。 2:半復(fù)數(shù)模式。 3:完全復(fù)數(shù)模式。 4:僅延遲模式。 |
| DDC{0..7}_EQ_DEL_VAL | 7 | 0 | R/W | DDC_EQ 延遲值。此設(shè)置的影響取決于 DDC_EQ 模式。 0...127:當(dāng) DDC_EQ 處于具有可編程延遲的模式時,應(yīng)用的是器件時鐘周期數(shù)延遲。 |
| DDC{0..7}_EQ_NUM_TAPS | 7 | 0 | R/W | DDC_EQ 在給定模式下使用的抽頭數(shù)。在單通道模式下可以是任意值。在雙通道模式和半復(fù)數(shù)模式下必須為偶數(shù)。在完全復(fù)數(shù)模式下必須可被四整除。 1...96:DDC_EQ 使用的抽頭數(shù)。 |
| DDC{0..7}_EQ_TAPS | 1536 | 0 | R/W |
設(shè)置 DDC_EQ 塊的 96 個抽頭。 單通道模式:多達(dá) 96 個抽頭施加到 ddc_eq_input[0]。 雙通道模式:每個 ddc_eq_input 最多 48 個抽頭。前 48 個抽頭施加到 ddc_eq_input[0]。后 48 個抽頭施加到 ddc_eq_input[1]。 半復(fù)數(shù)模式:每個 ddc_eq_input 最多 48 個抽頭。前 48 個抽頭施加到 ddc_eq_input[0]。后 48 個抽頭施加到 ddc_eq_input[1]。 完全復(fù)數(shù)模式:每個 ddc_eq_input 最多 48 個抽頭。前 48 個抽頭施加到 ddc_eq_input[0];其中前 24 個抽頭施加到 ddc_eq_output[0]。后 48 個抽頭施加到 ddc_eq_input[1];其中前 24 個抽頭施加到 ddc_eq_output[0]。 |
| DDC{0..7}_COARSE_GAIN | 3 | 0 | R/W | 在 DDC_EQ 之前的 DDC 數(shù)據(jù)路徑中設(shè)置固定數(shù)字增益。 0:0dB 數(shù)字增益。 3:3dB 數(shù)字增益。 6:6dB 數(shù)字增益(使用復(fù)數(shù)抽取時有用)。 |
| DDC{0..7}_REAL_GAIN | 6 | 0 | R/W | 復(fù)數(shù)增益的實部應(yīng)用于 DDC 輸出。增益以 0.1dB 為步長,從 0dB 開始到 6dB。 0..60:有效增益為 DDC_REAL_GAIN*0.1dB |
| DDC{0..7}_IMAG_GAIN | 6 | 0 | R/W | 復(fù)數(shù)增益的虛部應(yīng)用于 DDC 輸出(用于復(fù)數(shù)抽取模式)。增益以 0.1dB 為步長,從 0dB 開始到 6dB。 0..60:有效虛數(shù)增益為 DDC_IMAG_GAIN*0.1dB |