ZHCSYS0A August 2025 – October 2025 ADC34RF72
PRODUCTION DATA
該器件在 DSP 輸入多路復(fù)用器之后包含一個(gè)可選的可編程 12 位小數(shù)數(shù)字延遲(請(qǐng)參閱圖 7-13)。有兩個(gè)獨(dú)立的數(shù)字小數(shù)延遲塊:FDF0 和 FDF1。每個(gè) FDF 塊連接到兩個(gè)輸入流(dsp_in[1:0] 或 dsp_in[3:2]),其中每個(gè)輸入流都有一個(gè)可編程小數(shù)延遲值,即 dsp_in[1:0] 為 td00 和 td01,dsp_in[3:2] 為 td10 和 td11。FDF 塊總共輸出四個(gè)數(shù)據(jù)流 (fdf_out[3:0]),其中每個(gè)輸出流對(duì)應(yīng)一個(gè)不同的小數(shù)延遲輸入流。
小數(shù)延遲是一種真正的延時(shí)時(shí)間 實(shí)現(xiàn),并在頻率范圍內(nèi)保持線性相位。小數(shù)延遲的計(jì)算公式為:
小數(shù)延遲 [采樣時(shí)鐘周期] = 延遲/4096 x TS(采樣周期)。
例如,設(shè)置為 2048 等于 ? 時(shí)鐘周期延遲,如圖 7-14 所示。幅度誤差小于 ?80dB(與所需延遲間的關(guān)系)。
小數(shù)延遲通過(guò) SPI 寄存器寫入進(jìn)行配置,編程的延遲在內(nèi)部轉(zhuǎn)換為濾波器系數(shù)。濾波器響應(yīng)如圖 7-16 和圖 7-17 中所示。通帶約為奈奎斯特區(qū)域的 85%。重新編程小數(shù)延遲可能需要長(zhǎng)達(dá) 2μs 的時(shí)間來(lái)更新濾波器系數(shù)。
可以使用以下參數(shù)對(duì)小數(shù)延遲進(jìn)行編程:
|
系統(tǒng)參數(shù)名稱 | 尺寸 | 默認(rèn)值 | 訪問(wèn) | 說(shuō)明 |
|---|---|---|---|---|
| FDF0_DELAY_VAL_0_LSB | 8 | 0 | R/W | 小數(shù)延遲值的位 [7:0] 對(duì)應(yīng)到 FDF0 的第 0 個(gè)輸入數(shù)據(jù)流。 |
| FDF0_DELAY_VAL_0_MSB | 4 | 0 | R/W | 小數(shù)延遲值的位 [11:8] 對(duì)應(yīng)到 FDF0 的第 0 個(gè)輸入數(shù)據(jù)流。 |
| FDF0_DELAY_VAL_1_LSB | 8 | 0 | R/W | 小數(shù)延遲值的位 [7:0] 對(duì)應(yīng)到 FDF0 的第 1 個(gè)輸入數(shù)據(jù)流。 |
| FDF0_DELAY_VAL_1_MSB | 4 | 0 | R/W | 小數(shù)延遲值的位 [11:8] 對(duì)應(yīng)到 FDF0 的第 1 個(gè)輸入數(shù)據(jù)流。 |
| FDF1_DELAY_VAL_0_LSB | 8 | 0 | R/W | 小數(shù)延遲值的位 [7:0] 對(duì)應(yīng)到 FDF1 的第 0 個(gè)輸入數(shù)據(jù)流。 |
| FDF1_DELAY_VAL_0_MSB | 4 | 0 | R/W | 小數(shù)延遲值的位 [11:8] 對(duì)應(yīng)到 FDF1 的第 0 個(gè)輸入數(shù)據(jù)流。 |
| FDF1_DELAY_VAL_1_LSB | 8 | 0 | R/W | 小數(shù)延遲值的位 [7:0] 對(duì)應(yīng)到 FDF1 的第 1 個(gè)輸入數(shù)據(jù)流。 |
| FDF1_DELAY_VAL_1_MSB | 4 | 0 | R/W | 小數(shù)延遲值的位 [11:8] 對(duì)應(yīng)到 FDF1 的第 1 個(gè)輸入數(shù)據(jù)流。 |